适用无线基础设施的高整合度时脉产生器
2015-06-23
Silicon Labs推出适用于无线基础设施应用的业界最高整合度时脉IC,此无线基础设施应用包含小型基地台(small cell)和大型基地台(macro cell)。Silicon Labs的新型Si5380时脉产生器是业界首款足以取代低相位杂讯整数N分频时脉、压控振荡器(VCXO)、离散式回路滤波器和电压稳压器的单晶片元件。Si5380时脉IC提供了媲美传统离散式解决方案的相位杂讯效能,同时在封装尺寸、物料成本(BOM)、功耗、效能和易用性方面提供显着优势。
根据Cisco最近的一项研究显示,在影音串流服务和IoT连结装置广泛部署的推动下,全球行动数据总流量在2014年至2019年间将可能飙升近十倍。虽然基地台供应商正在开发新的4G/LTE设备以增加网路容量和覆盖范围,但是对于小型基地台而言,设计难度则日益增加,因为在拥挤的城市环境中,它们经常被部署到空间和功耗受限的室外位置。Silicon Labs的新型Si5380时脉IC是业界首款单晶片无线时脉IC,特别针对尺寸、功耗、整合度和效能进行了最佳化,使其成为小型基地台应用的理想选择。
Si5380时脉IC藉由Silicon Labs最新的第四代DSPLL技术,特别为下一代小型和大型基地台远端射频前端(RRH)设计提供最佳化解决方案。DSPLL技术创新的双回路混合讯号架构在数位锁相回路(PLL)架构中整合了一个高效能的15GHz类比压控振荡器,消除了通常所需的离散式回路滤波器和低压差(LDO)稳压器,使得此款时脉解决方案能够提供超低相位杂讯时脉合成和最佳PLL整合度的完美组合。
相较于基于VCXO的时脉IC解决方案,Si5380时脉元件可减少66%的PCB面积、降低30%的功耗。今日的小型基地台通常功耗预算受限,并且一般采用乙太网路供电(PoE)技术供电,因此高能效的时序元件特别重要。藉由在DSPLL中整合所有PLL和电源稳压电路,Si5380晶片能够提供绝佳的电路板层级杂讯抑制、电源杂讯抑制和在操作温度范围内一致、可重复的相位杂讯效能。
基于VCXO的时脉解决方案,在震动环境下通常导致寄生效能衰减,而Si5380晶片整合的DSPLL技术无论在任何系统环境下都能够提供优异的寄生响应。此外,Si5380时脉晶片在锁定到高抖动输入时脉后能够保证低相位杂讯,确保资料转换器效能不会受到外部影响而衰减。Si5380能够产生高达1.47456 GHz的4G/LTE频率,并提供12路独立的可配置时脉输出,为相容于JESD204B标准的资料转换器、FPGA和其他逻辑元件提供时序服务。
Silicon Labs时序产品行销总监James Wilson表示:“Si5380时脉是目前业界最高整合度的时序解决方案,其可满足小型和大型基地台在各类环境条件下对于精巧PCB封装、低功耗、可用性和营运商等级相位杂讯效能的需求。Silicon Labs高整合度的DSPLL时脉架构结合易于使用的ClockBuilder Pro软体,大幅简化了当今异质(heterogeneous)无线网路所需时脉合成和抖动衰减的设计难度。”
为简化无线基地台的时脉树设计,Silicon Labs的ClockBuilder Pro软体能协助设计人员在五分钟内产生可编程的Si5380时脉配置,进一步最小化软体开发成本。无需为客制化时脉晶片等待数月,设计人员只需透过ClockBuilder Pro简单的上传其客制化配置到Silicon Labs工厂预烧录的Si5380时脉样品,就能够在两周内出货。藉由业界最短的客制化样品交货时间,客户能够大幅加速整个产品开发过程。