《电子技术应用》
您所在的位置:首页 > 模拟设计 > 业界动态 > 灿芯半导体加入SiFive DesignShare 项目

灿芯半导体加入SiFive DesignShare 项目

2018-05-27
关键词: 灿芯 半导体 ASIC SiFive

  灿芯半导体将是第一个在日益增长的DesignShare生态系统中提供DDR IP的公司

  圣马特奥市,加利福尼亚州和上海——2018年5月22日——SiFive国际领先的商业RISC-V处理器IP供应商,日前宣布灿芯半导体,一家由中芯国际投资的提供定制化芯片(ASIC)的设计服务公司,加入日益发展的DesignShare 生态系统。

  灿芯半导体为DesignShare项目提供并支持DDR2/3/4 和 LPDDR2/3/4的DDR IP, 最高数据传输速率可达2667MT/s。灿芯半导体的DDR技术将使得SiFive的客户很容易实现降低功耗的同时,提高基于RISC-V架构SoC的数据传输速率。灿芯半导体经过硅验证的IP不仅可以降低设计人员成本,还能够缩短设计时间。

  “灿芯半导体致力于通过协作和生态系统的开发促进ASIC业务的创新,” 灿芯半导体首席执行官徐滔先生表示,“行业内对于开源硬件的需求不断增加,由SiFive提供的DesignShare 是一个很好的平台,可以让设计人员获得他们想要的东西。”

  通过DesignShare项目获得灿芯半导体DDR IP, 可缩短上市时间,及消除以往阻碍小公司发展定制硅芯片的常见障碍。SiFive、灿芯半导体及生态系统中其他合作伙伴为新兴公司提供低成本或零成本的IP,从而降低实现定制芯片设计所需的前期工程成本。

  “灿芯半导体的DDR IP可以让工程师在他们将来的设计中更加容易的使用RISC-V,” SiFive公司运营副总裁兼DesignShare项目负责人 Shafy Eltoukhy表示,“我们很高兴看到我们的DesignShare生态系统带来的创新。


本站内容除特别声明的原创文章之外,转载内容只为传递更多信息,并不代表本网站赞同其观点。转载的所有的文章、图片、音/视频文件等资料的版权归版权所有权人所有。本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如涉及作品内容、版权和其它问题,请及时通过电子邮件或电话通知我们,以便迅速采取适当措施,避免给双方造成不必要的经济损失。联系电话:010-82306118;邮箱:aet@chinaaet.com。