《电子技术应用》
您所在的位置:首页 > 嵌入式技术 > 业界动态 > 7nm之后,如何保证芯片制造的可靠性?

7nm之后,如何保证芯片制造的可靠性?

2018-07-21
关键词: 芯片 台积电 三星

自从芯片巨头英特尔率先在22nm引入了FinFET之后,台积电三星也先分别在16nm、14nm节点引入了这个新技术,并将其推进到了7nm,并计划将其推进到5nm。在2D晶体管面临瓶颈的时候,3D FinFET的出现延长了摩尔定律的寿命。


但正如硬币有正反面一样。3D FinFET的出现虽然解决了晶体管微缩带来的漏电问题,同时也引起了新的问题,如自发热效应和Reliability variations就是当中的典型代表。

微信图片_20180721215443.jpg

首先看一下自发热效应;


得益于其独特的结构设计,FinFET的出现解决了平面晶体管面对的短沟道效应和漏电等问题,但也正因为这些狭窄而孤立的的Fin设计,使得FinFET的散热能力较之平面晶体管有显著的减弱。据数据显示,FinFET的热度是过去平面晶体管的三倍。且随着Fin的“长高”,自发热效应越明显。这些自发热效应就会对FinFET的可靠性造成重要的影响。


至于Reliability variations,则又是另一个挑战。Reliability variations将在未来的先进技术中如下一代纳米线、纳米薄膜电阻中进一步扩大。


随着节点的演进,它带来的问题会日益严峻。


从现状看来,摩尔定律必然会继续生效,那就意味着工艺节点继续演进,晶体管继续微缩是一个不可逆的趋势。为了提升产品的可靠性,我们必须对相关测试方法论做更新,让开发者在未来能更好地面对小尺寸FinFET带来的挑战。


不同开发者都有他们的不同研究、简介和解决问题的方法。而来自华为海思的设计可靠性团队的刘长泽则提供了一个他的观点和方法论,帮助大家解决先进节点下面对的可靠性挑战问题。


本站内容除特别声明的原创文章之外,转载内容只为传递更多信息,并不代表本网站赞同其观点。转载的所有的文章、图片、音/视频文件等资料的版权归版权所有权人所有。本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如涉及作品内容、版权和其它问题,请及时通过电子邮件或电话通知我们,以便迅速采取适当措施,避免给双方造成不必要的经济损失。联系电话:010-82306118;邮箱:aet@chinaaet.com。