头条 基于FPGA的视频处理硬件平台设计与实现 为了满足机载显示器画面显示多元化的要求,提出了一种基于FPGA的视频转换与叠加技术,该技术以FPGA为核心,搭配解码电路及信号转换电路等外围电路,可实现XGA与PAL模拟视频信号转换为RGB数字视频信号,并且与数字图像信号叠加显示,具有很强的通用性和灵活性。实验结果表明,视频转换与叠加技术能够满足机载显示器画面显示的稳定可靠、高度集成等要求,具备较高的应用价值。 最新资讯 莱迪思半导体的FPGA功能安全性设计流程有助于加速IEC61508认证 为安全攸关的应用加速IEC61508认证.TÜV Rheinland认证的FPGA功能安全性设计流程(Functional Safety Design Flow).秉持最前沿的设计方法,节约时间并降低成本.支持MachXO、MachXO2、LatticeECP3等莱迪思的FPGA产品系列 发表于:2/27/2015 解读UltraScale+ Xilinx在16nm继续领先一代的奥义所在 时至今日,相信已经没有任何人能否认Xilinx在FPGA领域的霸主地位。尤其是近年来,Xilinx通过不断创新,大幅提高系统级性能,降低功耗,节约物料成本,在28nm 和 20nm 持续领先,为客户提供领先竞争对手一代的价值。 发表于:2/27/2015 微软黑科技:图像识别系统错误率已低于人类 微软最近公布了一篇关于图像识别的研究论文,在一项图像识别的基准测试中,电脑系统识别能力已经超越了人类。人类在归类数据库ImageNet中的图像时错误率为5.1%,而微软研究小组的这个深度学习系统可以达到4.94%的错误率。 发表于:2/16/2015 FPGA精华资源集锦 FPGA的应用早就突破了传统的数据采集、接口逻辑等领域,不断向新兴市场渗透。在通信、消费类、嵌入式等领域FPGA行使DSP职能,通过嵌入处理器核取代MCU一些应用,FPGA未来发展空间难以想象。 发表于:2/14/2015 基于FPGA的跨时钟域信号处理——亚稳态 在特权的上篇博文《基于FPGA的跨时钟域信号处理——专用握手信号》中提出了使用专门的握手信号达到异步时钟域数据的可靠传输。列举了一个简单的由请求信号req、数据信号data、应答信号ack组成的简单握手机制。riple兄更是提出了req和ack这两个直接的跨时钟域信号在被另一个时钟域的寄存器同步时的亚稳态问题。这个问题估计是整个异步通信中最值得探讨和关注的。 发表于:2/12/2015 基于FPGA的实时视频缩放算法设计实现 摘 要: 通过权衡几种线性插值算法的显示效果和硬件可实现性,选择用双线性插值算法实现视频缩放,并在FPGA平台上以RAM_FIFO架构作为该算法硬件实现的核心思想,设计主要包括数据缓存模块、系数产生模块以及整体控制模块。结果表明,该设计能够实现任意比例缩放,系统频率高,实时性好,缩放后显示清晰稳定,能够满足实际工程的应用要求。 发表于:2/11/2015 零基础教你学FPGA之Verilog语法基础(下) (1)任务具有多个输入、输入/输出和输出变量,在任务重可以使用延迟、事件和时序控制结构,在任务重可以调用其它任务和函数。与任务不同,函 数具有返回值,而且至少要有一个输入变量,而且在函数中不能使用延迟、事件和时序控制结构,函数可以条用函数,但是不能调用任务。 发表于:2/9/2015 零基础教你学FPGA之Verilog语法基础(中) 顺序快就好比C语言里的大括号“{ }”,在Verilog语法中,用begin…end代替。这里只需要知道,在begin…end中间的语句是顺序执行的就行了。 发表于:2/9/2015 零基础教你学FPGA之Verilog语法基础(上) 这几天复习了一下Verilog的语法知识,就借此写写我对这些东西的想法吧。感觉呢,是和C语言差不多,具有C语言基础的朋友学起来应该没什么问题,和C语言相同的地方就不说了吧,重点说一下不同点吧。 发表于:2/9/2015 基于FPGA的跨时钟域信号处理——专用握手信号 在逻辑设计领域,只涉及单个时钟域的设计并不多。尤其对于一些复杂的应用,FPGA往往需要和多个时钟域的信号进行通信。异步时钟域所涉及的两个时钟之间可能存在相位差,也可能没有任何频率关系,即通常所说的不同频不同相。 发表于:2/7/2015 «…198199200201202203204205206207…»