头条 中国科学院高精度光计算研究取得进展 1月11日消息,据《先进光子学》(Advanced Photonics)报道,在人工智能神经网络高速发展的背景下,大规模的矩阵运算与频繁的数据迭代给传统电子处理器带来了巨大压力。光电混合计算通过光学处理与电学处理的协同集成,展现出显著的计算性能,然而实际应用受限于训练与推理环节分离、离线权重更新等问题,造成信息熵劣化、计算精度下降,导致推理准确度低。 中国科学院半导体研究所提出了一种基于相位像素阵列的可编程光学处理单元(OPU),并结合李雅普诺夫稳定性理论实现了对OPU的灵活编程。在此基础上,团队构建了一种端到端闭环光电混合计算架构(ECA),通过硬件—算法协同设计,实现了训练与推理的全流程闭环优化,有效补偿了信息熵损失,打破了光计算中计算精度与准确度之间的强耦合关系。 最新资讯 基于电力电子应用平台DSP通用板的设计 随着电力电子市场需求与日俱增, 为了缩短电力电子硬件设计的开发时间,本文设计开发了DSP56F803通用板作为各种电力电子应用的硬件开发平台。 发表于:2012/11/1 VHDL设计的微型打印机控制器技术 设计的微型打印机的控制器已经系统调试,该控制器具有较强的移植性,打印机的输入数据是系统存储器数据,稍加改动就可实现实时数据的打印功能,能够使用在任意一个由FPGA构成的系统中使用,具有良好的应用前景。硬件电路以FPGA为中心,实现存储器的接口电路设计,以及对打印机的并口接口电路设计。该系统设计采用Flash存储器,它是一种可擦除、非易失性存储器,可实现数据的存储功能,便于数据传输。图4为Flash存储器的部分电路连接图。 发表于:2012/11/1 Altera推出Serial RapidIO IP内核,保证下一代通信基础设施的互操作性 Altera公司 (NASDAQ: ALTR)今天宣布,开始提供新的Serial RapidIO® Gen2 MegaCore®功能知识产权(IP),满足全球通信基础设施系统日益增长的带宽需求。该IP新解决方案成功实现了所有硬件与最新Integrated Device Technology (IDT®)RapidIO芯片的互操作性,并支持28 nm Altera Stratix® V FPGA,每通路工作速率高达6.25 Gbaud。通过提前验证互操作性,Altera和IDT支持客户采用RapidIO减少接口调试时间,而将重点放在系统设计的核心功能上。 发表于:2012/11/1 Altera率先在28 nm FPGA上测试复数高性能浮点数字信号处理设计 Altera公司(NASDAQ: ALTR)今天宣布,在业界率先在28 nm FPGA器件上成功测试了复数高性能浮点数字信号处理(DSP)设计。独立技术分析公司Berkeley设计技术有限公司(BDTI)验证了能够在Altera Stratix® V和Arria® V 28 nm FPGA开发套件上简单方便的高效实现Altera浮点DSP设计流程,同时验证了要求较高的浮点DSP应用的性能。 发表于:2012/10/30 基于FPGA的高精度超声波测距系统的设计 设计了一种基于FPGA的超声波测距模块。在时序和信号处理方面,采用Cyclone II系列EP2C5T144C8芯片,通过设计时序发生器、高速计数、回波识别和可变门槛控制等逻辑电路模块可快速有序地对信号进行处理。在声速方面,加入了温度补偿模块,避免使用固定的声速值所引入的偏差,从而提高系统精度。该系统具有可靠性高、集成度高和响应速度快等特点,实验表明,在距障碍物600 mm~3 600 mm时,相对误差在0.3%以内,测量精度得到很大提高。 发表于:2012/10/29 内嵌8051的USB 2.0设备控制器IP设计 基于USB 2.0协议规范提出了一个USB 2.0设备控制器串行接口引擎SIE的IP核的设计,并内嵌8051软核作为其微控制器进行SoC设计。所设计的SIE核在FPGA开发板上经过验证。 发表于:2012/10/29 基于嵌入式Linux的 TFT LCD IP及驱动的设计 基于嵌入式Linux的 TFT LCD IP及驱动的设计,本文设计实现了一个简单的基于Avalon总线的TFT LCD控制器,能实现640×480,颜色深度为16bit的彩色图形显示,可应用于各种TFT LCD,亦可改写为VGA控制器,有较大的灵活性。 发表于:2012/10/25 赛灵思发布Vivado设计套件2012.3将生产力提升数倍 All Programmable技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX) )今天宣布推出Vivado™设计套件2012.3版本,首次为在多核处理器工作站上运行该工具的客户提供全新的增强功能,大幅提升生产力,同时,还为加速设计实现提供了全新的参考设计。 发表于:2012/10/25 借力ARM 64位V8 台积电16nm FinFET蓝图仍雾里看花? 台积电(TSMC)在日前的年度大会中,宣布制订了20nm平面、16nmFinFET和2.5D发展蓝图。台积电也将使用ARM的第一款64位处理器V8来测试16nmFinFET制程,并可望在未来一年内推出首款测试芯片。台积电与其合作伙伴们表示,用于 发表于:2012/10/24 莱迪思MachXO2控制开发套件 适用于复杂系统控制和接口设计的样机开发 莱迪思半导体公司(NASDAQ: LSCC)今日宣布推出MachXO2™系列超低密度FPGA控制开发套件,适用于低成本的复杂系统控制和视频接口设计的样机开发。新加入了MachXO2-4000HC器件,包括4320个查找表(LUT)的可编程逻辑和222 Kbit片上存储器,满足了通信、计算、工业、消费电子和医疗市场所需的系统控制和接口应用。 发表于:2012/10/23 <…253254255256257258259260261262…>