基于 PLD 及FPGA 的频率与相位测量系统设计与实现
所属分类:解决方案
上传者:chenyy
文档大小:427 K
标签: FPGA
所需积分:0分积分不够怎么办?
文档介绍:本测量系统由频率相位测量仪和DDS 双路移相信号发生器两部分组成。频率相位测量由Altera EPM7128S84 CPLD 完成,双路移相信号发生器由Cyclone EP1C3T144 FPGA 实现,其输出信号频率与相位可由用户预置,以LCD显示预置值。系统测试表明频率测量精度为0.01Hz,相位测量精度为0.35°,人机接口友好,测量系统稳定可靠。
现在下载
VIP会员,AET专家下载不扣分;重复下载不扣分,本人上传资源不扣分。