基于导航基带芯片的UART的设计和仿真
所属分类:参考设计
上传者:aet
文档大小:466 K
标签: FPGA 状态机 Verilog
所需积分:0分积分不够怎么办?
文档介绍:设计了一款带自动波特率检测且误差较小的UART模块,旨在获得良好的通信功能。该模块支持全双工的串行数据传输和红外通信功能,且支持DMA模式以减少CPU的占用时间。UART的发送和接收通道各有一个FIFO模块。最后,利用Verilog语言的硬件实现方法在FPGA平台上进行了验证。
现在下载
VIP会员,AET专家下载不扣分;重复下载不扣分,本人上传资源不扣分。