《电子技术应用》
您所在的位置:首页 > 其他 > 业界动态 > Cadence数字 签核与定制/模拟工具助力实现三星7LPP和8LPP工艺技术

Cadence数字 签核与定制/模拟工具助力实现三星7LPP和8LPP工艺技术

2017-06-05

  2017年6月2日,上海——楷登电子(美国 Cadence 公司,NASDAQ: CDNS) 今日宣布其数字、签核与定制/模拟工具成功在三星电子公司7LPP和8LPP工艺技术上实现。较前代高阶工艺节点FinFET技术,7LPP和8LPP工艺技术不仅进一步优化了功耗、性能和面积特性,扩展能力也更为出色。目前,客户已经可以应用下一代技术开始早期设计。

  Cadence定制/模拟、数字和签核工具全面满足三星工艺需求,支持实现7LPP和8LPP工艺技术;三星客户可开发各类复杂的高阶节点设计,充分满足移动市场和其他垂直市场的应用需求。如需了解Cadence? 数字与签核解决方案的详细内容,请访问www.cadence.com/go/samsung7nm8nmdands。欲详细了解Cadence定制/模拟解决方案,请访问www.cadence.com/go/samsung7nm8nmcanda。

  目前,三星7LPP工艺采用的数字与签核工具包括Innovus? 设计实现系统和针对DRC的物理验证系统;采用的定制/模拟工具为Virtuoso? 先进工艺节点平台,包括Spectre? APS仿真器、Spectre? XPS仿真器、Virtuoso ADE产品套件、Virtuoso版图布局套件和Virtuoso原理图编辑器。此外,预计在2017年6月底前,三星7LPP工艺还将采用Quantus? QRC提取解决方案和针对LVS及MVS的物理验证系统。

  三星8LPP工艺采用的数字与签核工具包括Innovus? 设计实现系统、Quantus QRC提取解决方案和物理验证系统;采用的定制/模拟工具为Virtuoso? 先进工艺节点平台,包括Spectre? APS仿真器、Spectre? XPS仿真器、Virtuoso ADE产品套件、Virtuoso版图布局套件和Virtuoso原理图编辑器。

  “我们与Cadence开展紧密合作,确保其定制/模拟、数字和签核工具帮助客户迅速、轻松地发挥高阶节点技术的优势,”三星电子代工厂设计团队高级副总裁Jaehong Park表示。“能够尽早有Cadence上述工具的支持对我们的客户非常重要,唯有如此才能在紧迫的上市时间内将设计交付大规模量产客户。”

  “在三星工艺应用的Cadence工具可帮助客户提升产品功耗、性能和面积性能,在各自市场中保持竞争力,”Cadence执行副总裁兼数字与签核事业部及系统验证事业部总经理Anirudh Devgan博士表示。“Cadence与三星代工厂展开密切合作,以高效的工作模式让双方共有客户受益,即便是最复杂的高阶节点FinFET设计也能迅速完成实现。”


本站内容除特别声明的原创文章之外,转载内容只为传递更多信息,并不代表本网站赞同其观点。转载的所有的文章、图片、音/视频文件等资料的版权归版权所有权人所有。本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如涉及作品内容、版权和其它问题,请及时通过电子邮件或电话通知我们,以便迅速采取适当措施,避免给双方造成不必要的经济损失。联系电话:010-82306118;邮箱:aet@chinaaet.com。