《电子技术应用》
您所在的位置:首页 > 模拟设计 > 业界动态 > Xilinx Arm Cadence和台积电共同构建7纳米CCIX测试芯片

Xilinx Arm Cadence和台积电共同构建7纳米CCIX测试芯片

2017-09-15
关键词: 台积电 ARM 晶圆 制程

晶圆代工龙头台积电7纳米制程再迈进一步,11日宣布,与旗下客户包括Xilinx(赛灵思)、ARM(安谋国际)、CadenceDesignSystems(益华电脑)等公司联手打造全球首款加速器专属快取互联一致性测试芯片(CacheCoherentInterconnectforAccelerators,CCIX)。

该测试芯片旨在提供概念验证的硅芯片,展现CCIX的各项功能,证明多核心高效能ARMCPU能透过互联架构和芯片外的FPGA加速器同步运作。该芯片将采用台积电的7纳米FiNFET制程技术,将于2018年正式量产。

台积电表示,由于电力与空间的局限,数据中心各种加速应用的需求也持续攀升。像是大数据分析、搜寻、机器学习、无线4G/5G网络连线、全程在存储器内运行的资料库处理、影像分析、以及网络处理等应用,都能透过加速器引擎受益,使数据在各系统元件间无缝移转。无论资料存放在哪里,CCIX都能在各元件端顺利存取与处理资料,不受资料存放位置的限制,亦不需要复杂的程式开发环境。

CCIX可充分运用既有的服务器互联基础设施,还提供更高的频宽、更低的延迟、以及共用快取存储器的资料同步性。这不仅大幅提升加速器的实用性以及资料中心平台的整体效能与效率,亦能降低切入现有服务器系统的门槛,以及改善加速系统的总体拥有成本(TCO)。

这款采用台积电7纳米制程的测试芯片将以ARM最新DynamIQCPUs为基础,并采用CMN-600互联芯片内部汇流排以及实体物理IP。为验证完整子系统,Cadence还提供关键输出入埠(I/O)以及存储器子系统,其中包括CCIXIP解决方案(控制器与实体层)、PCIExpress?4.0/3.0(PCIe4/3)IP解决方案(控制器与实体层)、DDR4实体层、包括I2C、SPI、QSPI在内的周边IP、以及相关的IP驱动器。

未来,合作厂商运用Cadence的验证与实体设计工具实现测试芯片。测试芯片透过CCIX芯片对芯片互联一致协定,可连线到Xilinx的16纳米VirtexUltraScale+FPGA。测试芯片预计于2018年第1季初投片,量产芯片预订于2018下半年开始出货。


本站内容除特别声明的原创文章之外,转载内容只为传递更多信息,并不代表本网站赞同其观点。转载的所有的文章、图片、音/视频文件等资料的版权归版权所有权人所有。本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如涉及作品内容、版权和其它问题,请及时通过电子邮件或电话通知我们,以便迅速采取适当措施,避免给双方造成不必要的经济损失。联系电话:010-82306118;邮箱:aet@chinaaet.com。