《电子技术应用》
您所在的位置:首页 > EDA与制造 > 业界动态 > 中国联通联合大普通信共同开发高精度时频同步芯片取得成功

中国联通联合大普通信共同开发高精度时频同步芯片取得成功

2021-09-30
来源:微波射频网
关键词: 时频同步 芯片

  2021年8月,中国联通研究院联合广东大普通信共同开发研制的高精度1588时频同步芯片取得阶段性成果。经过长达半年的试制,联通研究院和大普通信在时频芯片的设计、制作和测试上协同共进,并且经过测试,各项主要指标均达到国际先进水平。本次合作旨在实现时频同步芯片的国有化,打破国外对于高精度时间定位核心器件的垄断,为5G和工业互联网等网络提供了可靠的、低误差的时间基准精度。

  时钟频率同步和时间同步技术是现代通信的关键技术,包括卫星授时技术、高稳时钟源技术、锁相环技术、时钟同步算法及IEEE1588同步技术等,其产品形式主要有原子钟、高稳晶振、锁相环芯片、IEEE1588时钟芯片以及时钟设备等。其相关产品研发投入大,测试周期长,需要长时间的技术积累。联通研究院和大普本次设计投片的这款时频同步关键芯片,将时钟同步系统中的处理器、锁相环、时钟缓冲器全部集成,运行时钟协议、同步算法、管理等软件,形成一颗SOC时钟芯片,提高集成度,简化通信时钟系统的设计。

  同时,联通研究院提出的该芯片应能够同时支持《中国联通同步网网络技术体制》企业标准和ITU-T G.8275.1国际标准中所述功能也被融合到该芯片的功能选项中。在对芯片支持的标准功能测试过程中,基于最优频率支撑的同步状态传递机制、PTP A-BMCA算法、PTP数据集参数等重要功能项均较好的通过了测试验证。测试结果充分表明该集成SOC时钟芯片的性能优越性,已达国际先进水平。

  该时频芯片将为中国联通时间同步和时钟同步网络后续建设带来更多样化的选择。5月下旬到6月上旬,联通研究院联合联通北京分公司、联通河北分公司和上海交大进行的“北京-雄安高精度地基授时项目”实验中,取得了超375km现网光纤链路长度下的时间误差小于300ps的成果。在后续的高精度地基时频传递网络试验和建设中,期望将该芯片应用于地基授时设备,进行现网环境下的验证与调试。同时,在国家实施核心尖端高科技芯片和设备“自主可控”的政策导向下,各基站设备商的5G基站设备亦可加装该国产芯片进行测试、验证并在运营商网络中试商用,提高国产化率,打破国外垄断。




电子技术图片.png

本站内容除特别声明的原创文章之外,转载内容只为传递更多信息,并不代表本网站赞同其观点。转载的所有的文章、图片、音/视频文件等资料的版权归版权所有权人所有。本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如涉及作品内容、版权和其它问题,请及时通过电子邮件或电话通知我们,以便迅速采取适当措施,避免给双方造成不必要的经济损失。联系电话:010-82306118;邮箱:aet@chinaaet.com。