《电子技术应用》
您所在的位置:首页 > 其他 > 业界动态 > Cadence 为TSMC参考流程9.0版提供高级可制造性设计(DFM)解决方案、统计分析与低功耗设计技术

Cadence 为TSMC参考流程9.0版提供高级可制造性设计(DFM)解决方案、统计分析与低功耗设计技术

基于CPF的自动化低功耗解决方案与高级DFM技术为40纳米工艺技术提供了最快的量产时间
2008-06-13
作者:Cadence设计系统公司

全球电子设计创新企业Cadence设计系统公司(NASDAQ: CDNS)今天宣布其多种领先技术已经纳入TSMC参考流程" title="参考流程">参考流程9.0版本中。这些可靠的能力帮助设计师使其产品更快地投入量产" title="量产">量产,提供了自动化的、前端到后端的流程,实现高良品率、省电型设计,面向晶圆厂的40纳米生产工艺。

“TSMC和Cadence之间的合作提供了自动化的设计技术,这是在高级工艺节点上实现低风险和快速量产的必要技术,”TSMC设计基础架构营销部高级主管S.T. Juang说。

Cadence已经在多代的工艺技术中与TSMC合作,开发参考流程,提供低功耗设计" title="低功耗设计">低功耗设计能力和高级DFM方法学。通过参考流程9.0,Cadence将这些性能拓展到该晶圆厂的40纳米工艺节点,使用光刻物理分析和强化的统计静态时序分析能力,此外一直追随TSMC参考流程的Cadence已经支持Si2通用功率格式(CPF)有一年多的时间,而现在加入了新的功能,补充了全面综合的Cadence?低功耗解决方案,帮助提供快速而精确的低功耗设计。

“我们今天提供的是一种可靠的方法学,为高级节点和低功耗设计降低风险和加快量产化,”Cadence IC数字与Power Forward部全球副总裁徐季平说。“我们与TSMC的深入合作从制造变异模型(modeling manufacturing variation)拓展到硅相关的低功耗技术,提高大量产化芯片的制造能力。”

这次Cadence对TSMC参考流程9.0版追加的新功能包括一种透明的中间工艺节点(half-node)设计流程,支持TSMC的40纳米工艺技术。这包括支持40纳米布局与绕线规则、一个全面的可测试型(design-for-test) 设计流程、结合成品率考量的漏电功耗和时序的计算、增强的基于统计学的SI时序分析、层次化" title="层次化">层次化的lithographic physical分析、时序与漏电分析、层次化和并行的临界域分析和优化、基于CMP考量的RC抽取、clock buffer placement的优化、 multi-mode multi-corner分析、以及层次化的dummy metal fill。

Cadence对TSMC参考流程9.0版的支持为40纳米工艺技术提供了高级DFM、功耗、布线与模拟功能。该硅相关型技术包括:

1 用于物理实现的时序、LEF、Cap libraries和综合的临界区域分析,使用Cadence SoC Encounter? RTL-to-GDSII" title="RTL-to-GDSII">RTL-to-GDSII 系统,包含RTL Compiler与Encounter Timing System。
2 TSMC 认可的布线可印刷性检查(layout printability checking),包括使用Cadence Litho Physical Analyzer其进行层次化的分析与热点侦测,并使用Cadence Cadence Chip Optimizer自动修复。
3 使用Cadence CMP Predictor用于电子热点侦测,实现化学机械抛光(Chemical Mechanical Polishing)(厚度)预测。
4 层次化的CMP与层次化的dummy metal fill,使用SoC Encounter系统与DFM解决方案。
5 使用Cadence QRC Extraction进行功能级有VCMP意识的区块与芯片级RC提取。
6 使用对应CPF的RTL-to-GDSII低功耗解决方案特别涵盖macro modeling、I/O pad modeling, secondary power domains和层次化的流程进行IP复用。
7 使用VoltageStorm? PE和DG Option进行IR、EM和功率分析。
8 应用dynamic IR drop reduction进行高级multi-mode, multi-corner clock-tree synthesis。
9 使用统计静态时序分析进行thermal runaway分析与热感知静态时序分析。
10 使用Encounter Test进行XOR压缩与True Time At-Speed ATPG。

TSMC 最近向功耗前锋倡议(Power Forward Initiative)的出版物《低功耗设计使用指南——用户的CPF体验》投了一篇稿,详细介绍了Cadence低功耗设计方法学的实际使用。该指南由功耗前锋倡议于2008年3月发布,已经被下载了2500多次。这份持续更新的网络指南可以在功耗前锋倡议的网站免费下载,网址是:www.powerforward.org.

关于Cadence
Cadence公司(Nasdaq股票代码:CDNS)成就全球电子设计技术创新,并在创建当今集成电路和电子产品中发挥核心作用。我们的客户采用Cadence的软件、硬件、设计方法和服务,来设计和验证用于消费电子产品、网络和通讯设备以及计算机系统中的尖端半导体器件、印刷电路板和电子系统。Cadence 2007年全球公司收入约16亿美元,现拥有员工约5100名,公司总部位于美国加州圣荷塞市,公司在世界各地均设有销售办事处、设计中心和研究设施,以服务于全球电子产业。

关于公司、产品及服务的更多信息,敬请浏览公司网站 www.cadence.com.cn

本站内容除特别声明的原创文章之外,转载内容只为传递更多信息,并不代表本网站赞同其观点。转载的所有的文章、图片、音/视频文件等资料的版权归版权所有权人所有。本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如涉及作品内容、版权和其它问题,请及时通过电子邮件或电话通知我们,以便迅速采取适当措施,避免给双方造成不必要的经济损失。联系电话:010-82306118;邮箱:aet@chinaaet.com。