SYNPLICITY 又为 HAPS ASIC 原型设计系统增添新成员
2007-09-25
作者:Synplicity 有限公司
领先的创新型 IC 设计与验证解决方案供应商 Synplicity 有限公司 (纳斯达克上市代号:SYNP)日前宣布又为 HAPS? (High-performance ASIC Prototyping System?) 产品系列增添新成员 HAPS-51。HAPS-51采用业界最大的FPGA 阵列 Xilinx Virtex?-5 LX330 和板上存储器,加快了 ASIC 验证的速度。先前的 HAPS 系统在存储器存取方面采用子板,而最新的 HAPS-51 则采用位于板上并靠近 FPGA 器件的存储器。因此,HAPS-51 系统提供了一种低成本、高性能" title="高性能">高性能的原型设计解决方案,能显著缩短当前极具挑战性的 SoC 设计的开发时间。HAPS 系统是 Synplicity 功能强大的 Confirma? 全速 ASIC/ASSP验证平台" title="验证平台">验证平台的核心。
HAPS-51 系统采用模块化的可延伸架构,提供了专为满足 SoC 设计人员" title="设计人员">设计人员和软件开发人员需求而设计的多种有效功能与特性。与所有 HAPS 系统一样,HAPS-51 也采用HapsTrak 标准,这是一系列有助于确保前后代 HAPS 主板间及子板间进行互连与扩展的引脚布局和机械特性标准。FPGA 与板上 DDR2 存储器模块紧密相连,可实现灵活高速的存储器存取,这使 HAPS-51 成为适合所有 SoC 设计的一款支持嵌入式处理器和较大软件内容的独特验证平台。与所有 HAPS-50 系统一样,HAPS-51 也采用可编程时钟发生器,支持高级监控和自检测特性以及远程配置与设置功能。此外,多块功能板可以叠加或互联,以支持几乎任何尺寸的ASIC、ASSP 或 SoC 设计。
Synplicity 负责硬件平台部的总经理 Lars-Eric Lundgren 指出:“我们直接响应于客户的需求,设计了存储器与 FPGA直接相连的HAPS系统。HAPS-51 系统的独特特性结合Synplicity的FPGA 综合技术与调试软件为设计小组提供了一款出色的解决方案,从而可满足当前最高级、最复杂设计方案的验证需求。”
供货情况
如欲了解有关 Synplicity 高性能 ASIC 原型设计系统" title="设计系统">设计系统 (HAPS) 或 Confirma 平台的更多详情,欢迎访问:www.synplicity.com或垂询您当地的Synplicity销售办事处。
全球研讨会系列
2007 年 10 月和 11 月间,领先的 IC 设计、验证和可编程逻辑" title="可编程逻辑">可编程逻辑解决方案供应商Synplicity和Xilinx 公司将在研讨会上介绍业界领先的设计和验证方法,并提供各种颇有价值的信息,帮助设计人员在当前和今后的设计项目中节约时间和资金。如欲了解系列研讨会的详情,欢迎访问:http://www.synplicity.com/events/synplicity_xilinx_2007/。
关于HAPS
HAPS(高性能 ASIC 原型设计系统)是一款基于 FPGA 的高性能、高容量 ASIC 原型设计和仿真系统。HAPS 是一种模块化的系统,采用多个 FPGA 主板以及标准或定制子板,可以多种方式叠加。标准子板的功能丰富,其中包括视频处理;支持多种类型的存储器;可接口于以太网、USB、PCI Express 以及 ARM? 代码模块等。如欲了解有关 HAPS 的更多详情,欢迎访问:www.synplicity.com/products/haps/。
关于Confirma
Synplicity 的 Confirma 平台是一款高度集成、简便易用、综合而全面的全速 ASIC/ASSP 验证工作流程,能显著加速 ASIC、ASSP 以及 SoC 设计的功能验证。Confirma 平台包括Certify?多 FPGA 实施工具、HAPS?(High-performance ASIC Prototyping System?)以及采用获奖的 TotalRecall? 革命性技术的 Identify? Pro 可视化和调试软件。上述工具相互配合使用,将实现目前性能最高的 ASIC 和 ASSP 验证平台。