头条 基于FPGA的视频处理硬件平台设计与实现 为了满足机载显示器画面显示多元化的要求,提出了一种基于FPGA的视频转换与叠加技术,该技术以FPGA为核心,搭配解码电路及信号转换电路等外围电路,可实现XGA与PAL模拟视频信号转换为RGB数字视频信号,并且与数字图像信号叠加显示,具有很强的通用性和灵活性。实验结果表明,视频转换与叠加技术能够满足机载显示器画面显示的稳定可靠、高度集成等要求,具备较高的应用价值。 最新资讯 Xilinx推出全新汽车级器件 进一步扩展All Programmable Artix-7 FPGA系列 All Programmable技术和器件的全球领先企业赛灵思公司(NASDAQ: XLNX)今天宣布针对汽车应用进一步扩展其Artix®-7 现场可编程门阵列(FPGA)系列。全新的XA Artix-7 FPGA产品组合,进一步丰富了赛灵思市场领先的AEC-Q100质量认证的汽车(XA) FPGA产品系列。该系列器件可为高级驾驶员辅助系统(ADAS)、车载汽车娱乐(IVI)系统和驾驶员信息(DI)系统提供业界一流的单位功耗性能。除了性能优势外,系统设计人员还能受益于功耗较前代产品显著降低的优势,以及针对汽车电子控制单元(ECU)狭小空间设计特点的小尺寸封装优势。 发表于:2/25/2014 一种远端故障检测方案的设计与实现 针对以太网技术OAM(Operation Administraction and Maintenance)能力较弱的问题,提出了一种远端故障检测的具体实施方案,设备上电进行软件初始化时,将Trap数据写入FPGA的寄存器中,并增加一个定时器控制FPGA向网管设备发送连通性检测帧,若设备突然掉电,FPGA会利用缓冲时延,向网管发送远端掉电帧trap,使网管获得设备掉电信息;若网管在定时周期内没有接收到连通帧Trap,则可以判断设备链路或硬件故障。 发表于:2/25/2014 美高森美推出安全启动参考设计 实现用于嵌入式系统的FPGA-Based Root-of-Trust解决方案 致力于提供功率、安全、可靠与高性能半导体技术方案的领先供应商美高森美公司(Microsemi Corporation,纽约纳斯达克交易所代号:MSCC)发布用于嵌入式微处理器的全新FPGA-based安全启动参考设计。这款新型参考设计使用了主流SmartFusion®2 SoC FPGA中的先进安全特性,在嵌入式系统中安全地启动任何应用处理器,并且确保处理器代码在执行期间是可信任的。这样,应用程序便可在安全启动的处理器上运行,从而将信任扩展到其系统和其它连接的系统中。 发表于:2/24/2014 Xilinx针对毫米波应用推出1.6Gbps低功耗低成本小型基站回程调制解调器SmartCORE IP All Programmable技术和器件的全球领先企业赛灵思公司(NASDAQ: XLNX)日前针对毫米波应用宣布推出1.6Gbps低功耗、低成本小型基站回程调制解调器IP。赛灵思256 QAM毫米波调制解调器解决方案支持点对点和单点对多点视距通信,可满足60GHz和80GHz市场需求。 发表于:2/24/2014 Xilinx推出Smarter无线电解决方案 满足新一代LTE与多载波GSM平台性能需求 All Programmable 技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布推出多款Smarter无线电解决方案,能有效满足新一代LTE和多载波GSM(MC-GSM)平台所需的性能、功耗及成本需求。这些拥有峰值因数抑制(CFR)和数字预失真(DPD)功能的全新解决方案是Xilinx® SmartCORE™ IP系列的一部分,提供高达50%的无线电效率,可为网络运营商节省数千万美元的运营成本。 发表于:2/21/2014 多码率、多码长LDPC译码器的设计与实现 针对IEEE802.16e标准,基于层译码算法(TDMP)提出了一种适用于多码率、多码长的LDPC码译码器结构。该译码器采用半并行化和流水线设计,可以在保证电路灵活性的同时提高译码吞吐量。利用Xilinx公司的ISE工具进行综合仿真,使用的FPGA芯片为Virtex4-xc4vfx12-sf363-12,最大工作频率为170.278 MHz,译码吞吐量可达到128.77 Mb/s。最后,通过搭建软硬件协同验证平台验证设计的正确性,并将验证的结果与Matlab仿真结果进行了对比。 发表于:2/18/2014 可配置的通用线阵CCD驱动电路的研究与设计 随着CCD在图像传感和非接触测量领域的深入应用,人们对其精度和功耗等性能的要求日益提高。为设计出与之相匹配的驱动电路以保证CCD输出高质量的图像,在对两种典型线阵CCD芯片性能分析的基础上,研究并设计出一种可配置的通用线阵CCD驱动电路芯片,为设计CCD驱动电路提供了一种新思路。 发表于:2/18/2014 基于FPGA的雷达杂波速度谱图的实现方法 在雷达信号处理中,为了对低速运动杂波进行有效的抑制,研究了一种杂波速度谱图的建立方法。此杂波速度谱图的建立在FPGA中实现,通过对雷达实际回波数据在FPGA中的处理得到运动杂波速度图。实验结果表明,该方法设计出的杂波速度谱图与仿真结果一致,可以有效地抑制静止和慢速运动的杂波。并且由于超大规模可编程器件的高效处理能力,使其工程实现方便、灵活,具有很强的实用性。 发表于:2/18/2014 基于EAPR的局部动态自重构系统的实现 在早期获取部分可重构EAPR(Early Access Partial Reconfiguration)方法的基础上,研究实现局部动态自重构系统的方法和流程。设计的系统有两个可重构区域,每个区域有两个重构模块,利用Virtex-4上集成的PowerPC硬核微处理器控制内部配置访问端口ICAP(Internal Configuration Access Port)完成自重构。通过在Xilinx ML403开发板上进行验证,实现了系统的自重构功能。系统对部分资源的分时复用提高了系统的资源利用率,高的配置速率缩短了系统的配置时间。 发表于:2/18/2014 莱迪思半导体将在国际嵌入式系统展上演示新的USB3和HMI解决方案并发表关于MIPI接口的报告 莱迪思半导体公司(NASDAQ: LSCC)将在2月25日至27日于德国纽伦堡举办的国际嵌入式系统展览会(Embedded World Exhibition and Conference)上演示新的USB3和人机界面(HMI)解决方案,并将讨论嵌入式设计师如何使用低功耗、低成本FPGA(现场可编程门阵列)克服实现MIPI接口时面临的挑战。 发表于:2/17/2014 «…214215216217218219220221222223…»