头条 基于FPGA的视频处理硬件平台设计与实现 为了满足机载显示器画面显示多元化的要求,提出了一种基于FPGA的视频转换与叠加技术,该技术以FPGA为核心,搭配解码电路及信号转换电路等外围电路,可实现XGA与PAL模拟视频信号转换为RGB数字视频信号,并且与数字图像信号叠加显示,具有很强的通用性和灵活性。实验结果表明,视频转换与叠加技术能够满足机载显示器画面显示的稳定可靠、高度集成等要求,具备较高的应用价值。 最新资讯 声纳图像对比度增强的并行算法研究 分析了MATLAB并行计算工具箱中各部件的关系,在Windows环境下搭建了并行计算集群;采用滑动邻域操作对声纳图像进行了对比度增强处理;重点介绍了MATLAB下的数据并行编程,利用分布式数组设计了集群环境下的图像增强并行算法。实验结果表明,MATLAB强大的内部函数使得并行计算易于实现,有效地提高了图像处理的实时性。 发表于:5/31/2013 一种遥测数据实时压缩系统 介绍了一种遥测数据实时压缩系统的设计方案,该设计以FPGA+DSP为硬件架构,以具有一阶差分预测的ARC编码为无损压缩方案,达到了较高的压缩去除率和较快的压缩速度,适合在可靠性要求较高的遥测系统中使用。经实验验证,无损压缩系统有效地缓解了遥测系统的传输带宽压力。 发表于:5/21/2013 基于W5300和FPGA的实时数据采集系统设计 为实现数据采集的实时传输和远程控制,设计并实现了基于W5300和FPGA的实时数据采集系统。系统选用W5300搭建网络模块,采用TCP协议与远程上位机通信,控制以AD7357为核心的A/D模块进行数据采集。通过对系统稳定性和准确性的反复测试,最终可实现两路A/D以1.5 MS/s采样率对50 Hz~750 kHz信号的准确采样并向远程上位机实时传输数据。 发表于:5/20/2013 Altera收购 Enpirion,拥有自己的电源专家 Altera 于2013年5月15日宣布其已就收购 Enpirion, Inc. 一事签署了最终合并协议。这次收购是Altera近年来的最大收购,耗资约1.4亿美元现金。 发表于:5/17/2013 基于FPGA的高速多通道数据采集系统设计 介绍一种基于FPGA的数据采集系统的设计,以Cyclone Ⅱ系列的EP2C35F484芯片为主控单元,配合模数转换芯片ADS7825和USB传输控制芯片CY7C68013,并结合外围电路实现了采集系统。基于Quartus Ⅱ9.0平台,实现了对ADS7825芯片和CY7C68013芯片的控制与通信,并采用Verilog硬件描述语言,实现了系统的仿真,给出了系统核心模块的时序仿真波形图。经测试,系统实现了对多路模拟信号的采集,具有良好的稳定性、快速性。 发表于:5/16/2013 基于NiosII的自由落体分析仪的设计 给出了一种研究自由落体运动的新方法,提出了一种以Altera NiosII的SoPC为核心处理单元的自由落体分析仪的设计方案,并介绍了分析仪的软硬件设计过程。该自由落体分析仪可提高测量精度,使复杂的系统在单片FPGA上实现。实验结果表明,该系统稳定可靠,各项指标均已经达到设计要求。 发表于:5/10/2013 基于SAD算法的立体匹配的实现 利用FPGA并行性计算和合理的流水线设计完成了立体视觉中最核心的部分——立体匹配以及硬件结构,选取SAD区域立体匹配算法,利用补码来实现SAD算法,在算法流程中采用窗口并行和像素串行来完成。在获得视差图时,采用128×128图像对,窗口大小为3×3,视差为24,在系统时钟为50 MHz情况下,实现了每秒425帧的处理速度,最后给出了视差图。实验证明,选用FPGA来实现立体匹配系统的设计是可行的,具有一定的鲁棒性。 发表于:5/3/2013 基于FPGA的激光陀螺信号高速精确解调系统 利用FPGA的高度并行性和对时延的准确控制,设计对激光陀螺信号的高速、精确解调系统。该系统以XILINX FPGA为硬件核心,通过巧妙的时钟设计和高速高阶滤波设计,很好地实现了对陀螺信号精确鉴相、计数和高速滤波,并协调DSP的后续处理和上位机通信。通过对国产某激光陀螺进行测试发现,本系统解调后得到的陀螺角速度10S、100S的方差都明显优于现有系统的测试结果,系统响应时间也得到极大提高。 发表于:4/24/2013 基于FPGA的OFDM基带软硬件联合验证平台的设计 针对OFDM基带系统的软件仿真和硬件验证,提出并设计了一种基于FPGA的OFDM基带系统软硬件联合验证方案。在该方案中,基带系统由上位机的软件基带部分和FPGA的硬件基带部分组成。两者之间的数据连接由基于以太网的UDP协议实现,从而在验证平台上实现了完整的基带系统。应用实例表明,在所提出的基带系统验证平台中,软件仿真可以运行于实际信道,硬件验证的结果可以得到灵活的实时处理。因此该平台为基带系统的设计提供了从算法研究到硬件实现的统一测试环境,有效提高了设计效率。 发表于:4/23/2013 基于FPGA的16APSK数字接收机的设计与实现 介绍了一种适用于新型体制16APSK的相干解调算法,给出了其工作流程框图,说明了各主要模块的设计方法,并给出了基于FPGA的数字接收机架构及实现结果。经实验证明,该接收机兼顾解调性能与实现复杂度,具有较高的工程应用价值。 发表于:4/19/2013 «…235236237238239240241242243244…»