《电子技术应用》
您所在的位置:首页 > 嵌入式技术 > 新品快递 > Imagination 与 MOSIS 合作 协助高校将采用先进 CPU 的芯片纳入研究计划

Imagination 与 MOSIS 合作 协助高校将采用先进 CPU 的芯片纳入研究计划

2016-09-18

  学生与研究人员可开发出创新、安全的 SoC 设计,并实际生产器件

  2016 年 9 月 14 日─ ─ Imagination Technologies 宣布,已与专为 IC 设计者提供生产解决方案的供应商 MOSIS 合作,让学生与研究人员得以利用先进的嵌入式处理器内核开发出创新、安全的 SoC 设计,并进行少量的设计生产。通过这项伙伴关系,学生能完整地学习并了解如何在芯片中建制 CPU 内核,而研究人员可借此从事尖端的研究计划。

  通过这项最新的 Imagination 大学计划(IUP)活动,美洲与亚太地区的学术机构能够取得最新一代、具备完整支持的MIPS Warrior M 级 M51xx CPU。该系列 CPU 内核支持硬件虚拟化技术,可作为多域(multi-domain)安全解决方案的基础 ─ 这是包括物联网(IoT)在内的许多研究计划的重要考量。MIPS M 级 CPU 现已内置于应用在各种市场的数亿颗芯片中,包括工业控制器、IoT、可穿戴设备、无线通信、汽车和存储。

  MIPS CPU 采用简洁的 RISC 设计,一直是电脑架构教学用的首选 CPU 方案。目前广为全球高校使用的两本教科书,便是以MIPS架构为基础:David A. Patterson和John L. Hennessy合著的《电脑组织与设计》(Computer Organization and Design)以及David Harris和Sarah Harris合著的《数字设计与电脑架构》(Digital Design & Computer Architecture)。Imagination 目前正赞助将后者翻译为多种语言的版本。此外,全球高校还能在 IUP MIPSfpga 项目中,获取一套完整的教材,里面提供经完整验证的最新一代 MIPS CPU 的免费、公开使用权限。

  Imagination 全球大学计划经理 Robert Owen 表示: “与 MOSIS 结盟,是我们一系列的 IUP 计划中的最新项目,以专注于为学术界提供一套完整、独特的方式来完善其 CPU 架构教学。通过 IUP,我们可针对 MIPS 架构提供完整的教学内容,从理论开始,进展到研究明确的 CPU 内核,现在又能协助学术界将内核建置在其芯片设计中。MOSIS 拥有 30 年制造半导体元件的悠久历史,是我们理想的合作伙伴,可协助高校将其设计投入实际芯片制造。”

  MOSIS 总监 Wes Hansford表示:“我们通过我们的MOSIS 教育计划(MEP)长期与学术机构合作,以支持其教学与研究工作。我们很高兴能为高校提供最新一代、具完整支持与教材的 MIPS CPU。凭借我们与 Imagination 的伙伴关系,我们将能为学术界提供他们从未拥有过的重要资源。”

  美国南加州大学 Ming Hsieh 电机工程学系研究副教授兼电脑科学与技术副主任 Jeff Draper 表示:“我非常高兴能将经典的 Hennessy 与 Patterson 架构的商业级架构纳入我们的课程与研究计划中。”

  参与 MOSIS 计划的大学会员能以优惠的费用获得 M 级 CPU 授权,并能在开发原型与生产样本数量的芯片时获得 MOSIS 提供的培训与后续支持。

  通过 IUP 和 EUROPRACTICE,位于 EMEA(欧洲、中东及非洲)地区的高校也能参与类似的项目。


本站内容除特别声明的原创文章之外,转载内容只为传递更多信息,并不代表本网站赞同其观点。转载的所有的文章、图片、音/视频文件等资料的版权归版权所有权人所有。本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如涉及作品内容、版权和其它问题,请及时通过电子邮件或电话通知我们,以便迅速采取适当措施,避免给双方造成不必要的经济损失。联系电话:010-82306118;邮箱:aet@chinaaet.com。