《电子技术应用》
您所在的位置:首页 > EDA与制造 > 业界动态 > 消息称SK海力士HBM4内存基础裸片有望采用台积电7nm制程

消息称SK海力士HBM4内存基础裸片有望采用台积电7nm制程

2024-04-24
来源:IT之家
关键词: SK海力士 HBM4 7nm 台积电

4 月 23 日消息,韩媒 The Elec 在报道中表示,预测 SK 海力士将在 HBM4 内存的基础裸片(Base Die)部分采用台积电 7nm 制程。

目前台积电 7nm 系产能大部分已迁移至 6nm 变体,因此韩媒的表达更适合作为“7nm 系”制程理解。

HBM 内存的基础裸片是 DRAM 堆叠的底座,同时也作为控制器负责同处理器进行通信。

SK 海力士上周同台积电签署了 HBM 内存合作谅解备忘录,双方的首个合作重点就是 HBM 基础逻辑芯片的性能改善。

SK 海力士此前在 HBM 产品中采用存储半导体工艺制造基础裸片;而在 HBM4 中,台积电将采用先进逻辑工艺为 SK 海力士代工,以实现更丰富的功能和更加优异的功效,有助于满足客户对定制化 HBM 的需求。

SK 海力士目标到 2026 年实现 HBM4 内存投产。

咨询机构 TrendForce 集邦咨询持有不同于 The Elec 的看法,其在去年 11 月认为 HBM4 的基础裸片将基于 12nm 工艺。


Magazine.Subscription.jpg

本站内容除特别声明的原创文章之外,转载内容只为传递更多信息,并不代表本网站赞同其观点。转载的所有的文章、图片、音/视频文件等资料的版权归版权所有权人所有。本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如涉及作品内容、版权和其它问题,请及时通过电子邮件或电话通知我们,以便迅速采取适当措施,避免给双方造成不必要的经济损失。联系电话:010-82306118;邮箱:aet@chinaaet.com。