头条 中国科学院高精度光计算研究取得进展 1月11日消息,据《先进光子学》(Advanced Photonics)报道,在人工智能神经网络高速发展的背景下,大规模的矩阵运算与频繁的数据迭代给传统电子处理器带来了巨大压力。光电混合计算通过光学处理与电学处理的协同集成,展现出显著的计算性能,然而实际应用受限于训练与推理环节分离、离线权重更新等问题,造成信息熵劣化、计算精度下降,导致推理准确度低。 中国科学院半导体研究所提出了一种基于相位像素阵列的可编程光学处理单元(OPU),并结合李雅普诺夫稳定性理论实现了对OPU的灵活编程。在此基础上,团队构建了一种端到端闭环光电混合计算架构(ECA),通过硬件—算法协同设计,实现了训练与推理的全流程闭环优化,有效补偿了信息熵损失,打破了光计算中计算精度与准确度之间的强耦合关系。 最新资讯 基于DSP和CPLD的伺服运动控制器研究 基于DSP的伺服运动控制器研究,1 引 言 运动控制器是数控机床、机器人等一类机电一体化设备中常用的核心运动控制部件。现代数控技术对运动控制系统的开放性、实时性、加工速度和精确度等性能指标提出了越来越高的要求。随着集成电路技术、微电子 发表于:2012/9/5 基于FPGA IP核的FFT实现 在利用FFT IP核进行FFT算法实现的同时,对仿真结果做了全面分析,由于IP核的可塑性很强,增加了芯片的灵活性。使用Altera FFT的IP Core大大减少了产品的开发时间,Altera还可进一步实现加窗功能,甚至DDC部分(单端信号向I/Q转换)整合到其FFT处理器模块中,能进一层次简化开发的流程,在今后实际工程应用中高效利用。 发表于:2012/9/5 基于SOPC数据采集与控制系统的设计 基于SOPC技术设计了一个综合应用系统;实现了键值数据采集、显示,并将采集到的数据通过串口送给上位机;也可以接收上位机送来的数据,控制点亮相应的二极管且将接收到的数据显示在数码管上。系统硬件由FPGA及外围电路组成,采用了性能优良的NiosII软核处理器;软件在Altera公司的软件集成开发工具NiosIIIDE下应用C语言编程。该系统工作可靠,在实际的应用设计中有一定的参考价值。 发表于:2012/9/5 基于Verilog的FPGA与USB 2.0高速接口设计 在高速的数据采集或传输中,目前使用较多的都是采用USB 2.0接口控制器和FPGA或DSP实现的,本设计在USB 2.0接口芯片CY7C68013的Slave FIFO模式下,利用FPGA作为外部主控制器实现对FX2 USB内部的FIFO进行控制,以实现数据的高速传输。该模块可普遍适用于基于USB 2.0接口的高速数据传输或采集中。 发表于:2012/9/4 基于FPGA直接数字频率合成两种控制电路设计 本文介绍了利用FPGA 器件实现直接数字频率合成的两种控制电路方案,即采用相位累加器和比例乘法器实现控制。介绍了它们工作原理和设计实现。控制电路设计采用VHDL 语言和原理图相结合的形式,在FPGA 芯片EPF10K 片内实现。由此控制电路组成的直接数字频率合成与单片机相结合,可以方便、灵活和准确地实现信号发生器。 发表于:2012/9/3 基于FPGA的改进型分组交织器的设计与实现 本文分析了交织器在Turbo码中的作用,以及分组交织器[2]存在的缺陷,提出一种改进型的分组交织器,即交织深度和宽度可控的分组交织器的设计方法。该交织器可根据数字通信中信道的实际特性,做到交织矩阵深度和宽度可控,能够更好的满足不同帧长度数据传输的要求,从而达到最佳的抗突发连续错误的目的。 发表于:2012/8/30 Lattice LPTM10-12107平台管理器开发方案 Lattice公司的LPTM10-12107是平台管理器,内部有48个宏单元CPLD,集成了板电源管理如热插拔,加电顺序,监测,复位产生,调整和富余度)以及数字板管理工能如复位子系统,非易失性误差记录,无缝逻辑,板数字信号监测和控制,系统总线接口等),提供12个单独模拟输入通路,监测多达12个电源测试点,每个电源输出电压采用数字闭环控制模式,在各种负载条件下误差0.5%内.本文介绍了Lattice平台管理器主要特性,方框图,典型应用以及Lattice平台管理器开 发表于:2012/8/30 基于FPGA的防盗定位追踪系统 本系统基于GPS和GSM技术在FPGA开发板上实现了追踪和定位的功能,为了检测系统的的功能并找出其中的不足,我们制定了详细的测试方案,并对不同环境下系统的性能以及系统的容错性进行了测试,根据测试的数据对系统的性能做出了客观的评价,突出展现了系统的优点也找出了系统的不足。 发表于:2012/8/29 Altera通过早期使用计划,让客户提前了解面向FPGA的OpenCL效能优势 Altera公司(NASDAQ: ALTR)今天发布其面向FPGA的OpenCL (开放计算语言)早期使用计划(EAP),支持客户提前了解Altera面向FPGA的OpenCL解决方案。采用这一开放标准,设计团队可以在高级C语言框架中面向FPGA设计他们自己的系统和算法,大大简化了FPGA的开发。作为EAP计划的一部分,客户能够预先了解Altera的OpenCL解决方案,参加面向FPGA的OpenCL培训课程,获得相关资料,观看其技术演示。 发表于:2012/8/29 Avnet ADI ADP1850 Xilinx 7系列FPGA电源解决方案 Avnet公司的ADI电源模块是采用ADI公司的ADP1850器件,专为Xilinx公司的7系列FPGA提供电源,12V电压输入,四个双路ADP1850器件提供8路稳压输出:3.3V/8A,2.5V/8A,2.0V/2A,1.8V/6A,1.5V或1.35V/4A,1.2V/4A和两路1.0V/6A.输出误差在3%或5%.本文介绍了ADI电源模块主要指标和特性,方框图,电路图,材料清单和PCB布局图. 发表于:2012/8/29 <…260261262263264265266267268269…>