头条 中国科学院高精度光计算研究取得进展 1月11日消息,据《先进光子学》(Advanced Photonics)报道,在人工智能神经网络高速发展的背景下,大规模的矩阵运算与频繁的数据迭代给传统电子处理器带来了巨大压力。光电混合计算通过光学处理与电学处理的协同集成,展现出显著的计算性能,然而实际应用受限于训练与推理环节分离、离线权重更新等问题,造成信息熵劣化、计算精度下降,导致推理准确度低。 中国科学院半导体研究所提出了一种基于相位像素阵列的可编程光学处理单元(OPU),并结合李雅普诺夫稳定性理论实现了对OPU的灵活编程。在此基础上,团队构建了一种端到端闭环光电混合计算架构(ECA),通过硬件—算法协同设计,实现了训练与推理的全流程闭环优化,有效补偿了信息熵损失,打破了光计算中计算精度与准确度之间的强耦合关系。 最新资讯 RF905无线通信IP软核的优化设计 利用DMA数据传输方式的特点,设计了一种基于DMA方式的RF905无线通信IP软核。该IP软核基于AVALON总线,其控制和运算逻辑由一片FPGA芯片完成,适合应用于NIOSII嵌入式系统。测试与验证表明,该IP软核在传输数据时大大降低了CPU的占用时间,提高了嵌入式系统的性能并且占用较少资源,与一般的IP硬核相比,速度快,成本低,灵活性好,可移植性强,从而更能满足短距离无线通信的要求。该IP软核已应用于某无线电力参数监测系统中。 发表于:2012/8/13 英特尔资助尼康研制半导体制造新设备 据悉,新设备将通过在更大尺寸的半导体晶圆上绘制电路,将生产成本降低一半,目标是2018年投入实际生产。英特尔将承担数百亿日元的开发费用。尼康是该设备领域的全球第2大厂商。此次将通过其最大客户英特尔的资金支持加速开发进程。 发表于:2012/8/10 基于SOPC的M8051嵌入式调试器设计 调试器是嵌入式系统软件开发的重要工具。本文设计了一款基于USB接口并以SOPC方式实现的M8051嵌入式调试器。通过USB通信接口完成调试器与上位机的通信,保证较高的调试速度;以单独的FPGA芯片实现调试器的USB接口、调试命令解析以及JTAG时序生成等功能模块,简化系统设计的复杂度。经测试,该调试系统性能稳定、可靠。 发表于:2012/8/10 BCH编译码器的FPGA设计及SoPC验证 针对NAND Flash应用,完成了并行化BCH编译码器硬件设计。采用寄存器传输级硬件描述语言,利用LFSR电路、计算伴随式、求解关键方程、Chien搜索算法等技术方法完成了BCH编译码算法在FPGA上的硬件实现。相比于传统串行实现方案,采用并行化实现提高了编译码器的速度。搭建了基于SoPC技术的嵌入式验证平台,在Nios处理器的控制下能快速高效地完成对BCH编译码算法的验证,具有测试环境可配置、测试向量覆盖率高、测试流程智能化的特点。 发表于:2012/8/9 基于双核Nios II系统的数字预失真器设计 设计了一种基于双核Nios II系统的数字预失真器(DPD)。在FPGA中构建多查找表结构,实现了基于记忆多项式模型的DPD;采用双核处理器完成并行RLS算法处理,保证了DPD模型参数提取过程的执行效率。实验结果证明,该系统能够对功放的非线性进行较好补偿。 发表于:2012/8/9 赛灵思Zynq-7000 All Programmable SoC实现1GHz处理能力 业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布,其Zynq™-7000 All Programmable SoC系列的峰值处理性能提升至1 GHz,同时还将采用更小的封装尺寸以实现更高的系统性能和可编程系统集成度。上述增强功能可进一步提高众多高端影像与图形处理应用的系统价值,从而充分满足医疗以及有线与无线设备领域计算密集型系统的要求。Zynq-7000 All Programmable SoC 系列是业界首款紧密集成软件、硬件及I/O的“All Programmable”的器件。 发表于:2012/8/9 系统建模成为主流 “系统建模”这一词语揭示了复杂芯片系统(SoC)设计工程以及规模庞大的航空航天计划。而实际上,系统建模技术的根本在于IC设计和航空航天工业。但是今天,出于各种原因,很多领域的系统设计人员在开发完整的原型系统之前必须对其电子系统设计进行建模。 发表于:2012/8/9 基于影像传感器MT9M111的视频采集系统 CMOS图像采集系统普遍存在图像质量问题,如果没有对图像进行专门的处理,则图像质量难以保障。近些年来,随着SoC技术的快速发展,在图像采集和处理领域,出现了SoC影像传感器,它集成CMOS传感器和图形处理器功能,可以得到令人非常满意的图像质量。本文设计的视频采集系统采用了SoC成像芯片MT9M111和USB2.0接口芯片CY7C68013。 发表于:2012/8/8 基于CPCI总线架构设计的实时图像信号处理平台 为了提高算法效率,实时处理图像信息,本处理系统是基于DSP+FPGA混用结构设计的。业务板以FPGA为处理核心,实现数字视频信号的实时图像处理,DSP实现了部分的图像处理算法和FPGA的控制逻辑,并响应中断,实现数据通信和存储实时信号。 发表于:2012/8/8 用FPGA实现端到端广播平台解决方案 消费者要求以前所未有的速度提供史无前例的海量优质视频,迫使广播公司和设备制造商以更快的速度将低成本先进解决方案投放市场。为满足这一需求,赛灵思正着力推出现场可编程门阵列(FPGA)和端到端广播平台解决方案,帮助设计人员和制造商以更快的速度将采集、提供、分配和消费(ACDC)解决方案集成到自己的设备当中。 发表于:2012/8/8 <…263264265266267268269270271272…>