头条 中国科学院高精度光计算研究取得进展 1月11日消息,据《先进光子学》(Advanced Photonics)报道,在人工智能神经网络高速发展的背景下,大规模的矩阵运算与频繁的数据迭代给传统电子处理器带来了巨大压力。光电混合计算通过光学处理与电学处理的协同集成,展现出显著的计算性能,然而实际应用受限于训练与推理环节分离、离线权重更新等问题,造成信息熵劣化、计算精度下降,导致推理准确度低。 中国科学院半导体研究所提出了一种基于相位像素阵列的可编程光学处理单元(OPU),并结合李雅普诺夫稳定性理论实现了对OPU的灵活编程。在此基础上,团队构建了一种端到端闭环光电混合计算架构(ECA),通过硬件—算法协同设计,实现了训练与推理的全流程闭环优化,有效补偿了信息熵损失,打破了光计算中计算精度与准确度之间的强耦合关系。 最新资讯 CPLD 在时栅位移传感器中的应用 基于CPLD的数字信号处理电路智能时栅位移传感器内部基于CPLD的数字信号处理电路。电路采用双MCU+CPLD结构设计,内部嵌入主从式两块单片机,副MCU负责数据采集与预处理工作,主MCU通过接口电 发表于:2012/7/31 基于 FPGA平台的抗DPA攻击电路级防护技术研究 引言近年来,现场可编程门阵列(FieldProgrammableGateArray,FPGA)由于其高性能、低价格、高开发速度、方便的编程方式等特点得到了广泛的应用。但对FPGA进行DPA( 发表于:2012/7/30 基于FPGA的移位寄存器流水线结构FFT处理器的实现 0引言快速傅里叶变换(FFT)在雷达、通信和电子对抗等领域有广泛应用。近年来现场可编程门阵列(FPGA)的飞速发展,与DSP技术相比,由于其并行信号处理结构,使得FPGA能够很好地适用于 发表于:2012/7/30 基于FPGA的RGB到YCrCb颜色空间转换 通 过对转换算法的研究,推导出适合在FPGA上实现的新算法,算法优点突出。算式中乘法器采用DSP48 Slice模块实现,提高了转换算法的运算速度。从综合报告可以看出,除了使用5个DSP48s外,其他资源使用的比较少。运算速度最大能够达到189 MHz,能够充分满足运算量大,实时性要求高的应用。 发表于:2012/7/30 利用Virtex-5 LXT器件实现集成化视频连接功能解决方案 Xilinx了解广播系统设计师所面临的挑战不断出台的视频连接功能新标准,给广播产品带来了棘手的设计挑战和紧迫的日程随着广播行业视频连接功能标准的不断变化,我们的目标是以免费参考设计 发表于:2012/7/30 基于FPGA的RapidIO节点设计 1引言在传统的嵌入式多处理器系统中,处理器之间的互连是通过分时共享总线来实现的,所有通信争用总线带宽,由此就造成处理器越多,每个处理器可用带宽就越少,从而带来严重的系统信 发表于:2012/7/30 异步FIFO结构及FPGA设计 首先介绍异步FIFO的概念、应用及其结构,然后分析实现异步FIFO的难点问题及其解决办法;在传统设计的基础上提出一种新颖的电路结构并对其进行综合仿真和FPGA实现。1、异步FIFO介绍在现代 发表于:2012/7/30 赛灵思新一代Vivado设计套件首次面向公众开放 All Programmable FPGA、SoC和3D IC的全球领先供应商赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX) )今天宣布首次面向所有用户全面开放其新一代设计环境Vivado™设计套件2012.2,该版本现已向目前所有质保期内的ISE®设计套件用户免费提供。Vivado设计套件2012.2的发布分为两个阶段,首轮发布致力于加快C语言和RTL的实现速度;第二轮发布则着重加快系统级功能的集成速度。该版本提供了高度集成的设计环境(IDE)和全新一代系统到IC工具, 其中包括高层次综合、具有业界最佳SystemVerilog支持的RTL综合、革命性创新的分析型布局布线,以及高级SDC时序引擎,使开发人员能够将设计实现速度提高达四倍,大大提升了他们的设计生产力。 发表于:2012/7/30 基于FPGA的伺服驱动器分周比实现 引言电动机是各类数控机床的重要执行部件。要实现对电动机的精确位置控制,转子的位置必须能够被精确的检测出来。光电编码器是目前最常用的检测器件。光电编码器分为增量式、绝对式和混合式。其中,增 发表于:2012/7/29 运用FPGA 进行控制平面/数据平面视频处理 嵌入式设计人员面临的最大挑战之一就是界定系统的性能需求。用以确定实际性能需求所需的信息要么无法获取,要么难以获得。最精确的估算有时也会因无法预料的计算负荷而失效。分析通常会指出,对于数据处理需求而 发表于:2012/7/29 <…267268269270271272273274275276…>