头条 中国科学院高精度光计算研究取得进展 1月11日消息,据《先进光子学》(Advanced Photonics)报道,在人工智能神经网络高速发展的背景下,大规模的矩阵运算与频繁的数据迭代给传统电子处理器带来了巨大压力。光电混合计算通过光学处理与电学处理的协同集成,展现出显著的计算性能,然而实际应用受限于训练与推理环节分离、离线权重更新等问题,造成信息熵劣化、计算精度下降,导致推理准确度低。 中国科学院半导体研究所提出了一种基于相位像素阵列的可编程光学处理单元(OPU),并结合李雅普诺夫稳定性理论实现了对OPU的灵活编程。在此基础上,团队构建了一种端到端闭环光电混合计算架构(ECA),通过硬件—算法协同设计,实现了训练与推理的全流程闭环优化,有效补偿了信息熵损失,打破了光计算中计算精度与准确度之间的强耦合关系。 最新资讯 基于 FPGA的嵌入式以太网与Matlab通信系统的设计 在系统硬件结构中,考虑到系统复杂度和成本因素,我们选用了Xilinx公司的Spatan3A系列的XC3S700A作为主控制芯片,该芯片为 Xilinx的Spartan系列的低端FPGA,采用了65nm技术,在集成度和性价比上都要优于先前Spartan系列的FPGA,系统外挂一块 Micron公司的32M×16bits的DDR2芯片MT47H32M16作为外扩SDRAM,以及一片Numonyx公司的16Mb的 SPIFlashM25P16作为数据存储器,而10/100Mb以太网我们采用单片PHY芯片加Xilinx的MAC软核来实现。该方案将物理层和 MAC分开,将MAC用IP来实现,从而整个系统更加灵活。其中单片PHY芯片有BroADCom公司的BCM5221,Intel公司的 LXT971A、LXT972A,SMSC公司的DM9000、LAN83C185等。这里我们采用SMSC公司的LAN83C185来实现物理层。 发表于:2012/7/28 基于FPGA雷达成像方位脉冲压缩系统 在整个有距离-多普勒(R- D) 算法中方位脉冲压缩系统是设计的关键。随着FPGA芯片突飞猛进的发展,实时雷达成像方位脉冲压缩系统在FPGA上实现变成了可能。 发表于:2012/7/27 基于FPGA 的数字脉冲压缩系统实现 脉冲压缩体制在现代雷达中被广泛采用,通过发射宽脉冲来提高发射的平均功率,保证足够的作用距离;接收时则采用相应的脉冲压缩算法获得脉宽较窄的脉冲,以提高距离分辨力,从而能够很好地解决作用距 发表于:2012/7/27 FPGA创新技术实现广播到“超广播”的飞跃 过去10年来,电子行业推出了一系列令人眼花缭乱的平板电视及相关技术,将阴极射线管电视、背投电视乃至模拟标清信号广播技术统统扫进了积满灰尘的“古董”库房。如今,众企业纷纷以前所未有的发展速度不断推出最新 发表于:2012/7/27 基于FPGA的无线通信收发模块设计方案 基于PC机的MORSE电码信号自动处理己经实现,但在海事移动通信中,它还是受到一些客观条件的约束,缺泛方便性和灵活性。本文从基于FPGA平台的专用芯片设计技术入手,分析和设计了一种摩尔斯电码的无线通信发射模块设计方案,并对设计进行了仿真验证。 发表于:2012/7/27 Avnet Xilinx Kintex-7 FPGA Mini-ModulePlus开发方案 Xilinx公司的Kintex-7FPGA具有144GMACSDSP,能满足更高的性能而功耗是目前产品的40%,可以集成更多的硅器件,从而更容易创建差异性产品,具有更低的成本而提高了竞争性.可编程的Kintex-7FPGA支持多种空中接口如LTE,WiMAX和WCDMA.广泛用在通信,医疗电子,3DTV,航空航天,多模式无线电等.本文介绍了Kintex-7FPGA主要特性以及单片LTE基带(2x4MIMO)框图,手持超声波框图和IP网关视频框图与Kintex-7MiniModulePlus开发套件主要特性 发表于:2012/7/27 基于FPGA的嵌入式系统设计 本文论述了FPGA的特点及其发展趋势,可编程片上系统(SOPC)的基本特征,IP资源复用理念与IP Core设计,基于Xilinx FPGA的嵌入式系统设计。 发表于:2012/7/26 嵌入式系统设计中FPGA问题 FPGA是今天许多要求最严苛的嵌入式系统设计的重要元件。由于FPGA器件的价格大幅下跌,加上为设计人员带来的便利性和灵活性,FPGA在竞争激烈的全球市场上嵌入式设计产品的应用中日益增加并不足为奇。 发表于:2012/7/26 Rambus和GLOBALFOUNDRIES展示在28纳米硅晶测试芯片上取得的非凡性能和功耗表现 Rambus公司(纳斯达克股票代码:RMBS)和GLOBALFOUNDRIES今天宣布两种独立的基于内存架构的硅晶测试芯片的合作成果。第一种测试芯片提供了针对智能手机和平板电脑等移动设备存储器应用的解决方案。第二种测试芯片展示了面向服务器等计算主存储器应用的解决方案。这两款测试芯片均采用GLOBALFOUNDRIES的28纳米超低功率(28nm-SLP)制程,为目前先进的系统单芯片(SoC)发展提供最省电及最高性能的模拟/混合讯号的产品,功耗及性能方面更是超出预期。 发表于:2012/7/26 一种基于FPGA的慢门限恒虚警处理电路 雷达信号的检测多是在干扰背景下进行,如何从干扰中提取目标信号,不仅要求有一定的信噪比,而且必需有恒虚警处理设备。恒虚警处理是雷达信号处理的重要组成部分,慢门限恒虚警处理主要是针对接收机热噪声,文中介绍一种基于FPGA嵌入式设计的慢门限恒虚警处理电路,给出了仿真模型及仿真结果,并已将其用于某检测器中,取得了良好的经济效益。 发表于:2012/7/25 <…268269270271272273274275276277…>