头条 中国科学院高精度光计算研究取得进展 1月11日消息,据《先进光子学》(Advanced Photonics)报道,在人工智能神经网络高速发展的背景下,大规模的矩阵运算与频繁的数据迭代给传统电子处理器带来了巨大压力。光电混合计算通过光学处理与电学处理的协同集成,展现出显著的计算性能,然而实际应用受限于训练与推理环节分离、离线权重更新等问题,造成信息熵劣化、计算精度下降,导致推理准确度低。 中国科学院半导体研究所提出了一种基于相位像素阵列的可编程光学处理单元(OPU),并结合李雅普诺夫稳定性理论实现了对OPU的灵活编程。在此基础上,团队构建了一种端到端闭环光电混合计算架构(ECA),通过硬件—算法协同设计,实现了训练与推理的全流程闭环优化,有效补偿了信息熵损失,打破了光计算中计算精度与准确度之间的强耦合关系。 最新资讯 基于USB2.0集成芯片的H.264解码器芯片设计 验证平台下成功,并且实际通过多种压缩率的源码文件测试,实现了平均33MB/s,最高40MB/s的速率。完成并且超过了设计要求。 发表于:2012/6/26 基于FPGA的RS编码器的设计与实现 RS编码是一种线性的块编码,其表示形式为RS(N,K)。当编码器接收到一个数据信息序列,该数据信息序列被分割成若干长度为K的信息块,并通过运算将每个数据信息块编码成长度为N的编码数据块。在RS码中的码元符号不是二进制而是多进制符号,其中2m进制使用更为广泛。 发表于:2012/6/26 基于XRD4460的CCD视频信号处理电路的设计 本文介绍了一种采用专用CCD视频信号处理芯片和CPLD技术来设计的CCD视频信号处理电路,并采用USB接口技术实现数据传输。电路不仅结构简单,而且调试方便,易于实现。通过USB和CPLD技术对专用CCD视频信号处理芯片的控制,实现了图象亮度与对比度的可编程调节,改善了图象质量,提高了电路的整体性能,同时USB接口传输速率快,且易于计算机连接。因此,该电路可广泛应用于CCD相机系统的设计。 发表于:2012/6/26 基于VHDL语言的IP核验证 探讨了IP核的验证与测试的方法及其和VHDL语言在IC设计中的应用.并给出了其在RISC8框架CPU核中的下载实例。 发表于:2012/6/26 变参数RS编码器IP核的设计与实现 设计了一种码长可变、纠错能力可调的RS 编码器。该RS 编码器可对常用的RS 短码进行编码, 可做成IP 核, 为用户提供了很大的方便; 采用基于多项式乘法理论GF (2m ) 上的m 位快速有限域乘法的方法, 发表于:2012/6/26 Leon3开源CPU软核的FPGA SelectMap接口配置 与通常采用外围的CPLD器件和CPU来产生配置接口控制逻辑的方法不同,本文设计了采用嵌入到FPGA的Leon3开源CPU软核来控制实 现Virtex系列FPGA的SelectMap接口配置的方法,可将其应用于对FPGA芯片的在线配置。该方法设计成本低,不局限于某一类型的FPGA 芯片,减少了外围分立元件的使用,增强了设计的灵活性。仿真结果表明该设计满足SelectMap接口配置所需控制逻辑要求,可以完成FPGA的并行配 置。 发表于:2012/6/26 基于ARM和FPGA的嵌入式超声探伤系统 基于ARM和FPGA的嵌入式超声探伤系统,进行数字信号处理,利用TCP/IP协议实现C/S模式下的数据传输,实现了超声探伤的跨平台远程监控。嵌入式探伤仪通过多线程技术进行多任务处理,集超声探伤、数据存储、网络通信于一体。 发表于:2012/6/26 基于FPGA+PC104的雷达目标模拟器设计 介绍了一种基于PC104与FPGA构成的嵌入式系统来模拟雷达回波信号的方法。给出了以FPGA为核心采集雷达参数以及产生雷达目标和干扰信号的硬件实现方法,分析了通过PC104产生理论航迹和进行目标参数计算与控制的实现流程。测试结果表明,该模拟器能够逼真地实现雷达空情目标及干扰信号,且具有结构简单、控制方便、灵活性强的优点,可用于实装训练和雷达调试。 发表于:2012/6/25 德州仪器与Altera联合推出适用于 Arria V FPGA 的完整开发套件, 加速并简化 RF 设计 日前,德州仪器(TI) (NASDAQ: TXN)与Altera Corporation(NASDAQ:ALTR)在国际微波技术研讨会(the International Microwave Symposium) 上联合推出基于Altera 28 纳米Arria® V FPGA 的完整RF 开发套件,简化RF 系统原型设计。该模块化Arria V FPGA RF 开发套件包含RF 发射、接收和数字预失真反馈所需的全部软硬件,可将设计和确认无线基站、远程无线电头端以及军事无线电情报设备等RF 系统所需的时间从数月缩短至几星期。 发表于:2012/6/25 基于FPGA的无线信道模拟器设计 为了缩短研发周期,需要在实验室模拟出无线信道的各种传播特性,无线信道模拟器设计必不可少。采用基于频率选择性信道Jakes仿真器模型,使用Xilinx公司的VIrtex-2p模拟实现了频率选择性衰落信道,最后将数据通过串口上传到Matlab分析信道的统计特性。 发表于:2012/6/25 <…277278279280281282283284285286…>