EDA与制造相关文章 CadSoft 推出 EAGLE PCB 设计工具版本 6.0 全球领先的多渠道、提供高品质服务的电子元器件分销商——e络盟的母公司Premier Farnell plc (LSE:pfl) 今日宣布 EAGLE 版本 6.0 发布计划,新版本具备若干新功能,PCB 设计产能和效率都有了较大提升。EAGLE 版本 6.0 将在今年稍后时间提供下载。CadSoft 目前接受新版本的预订,现在购买 EAGLE 当前版本的用户可免费升级至版本 6.0。 发表于:2011/10/20 开关电源PCB排版基本要点分析 开关电源PCB排版是开发电源产品中的一个重要过程。许多情况下,一个在纸上设计得非常完美的电源可能在初次调试时无法正常工作,原因是该电源的PCB排版存在着许多问题.详细讨论了开关电源PCB排版的基本要点,并描述了一些实用的PCB排版例子。 发表于:2011/10/18 ADVANTEST采用SpringSoft VERDI侦错系统为其设计标准流程 专业EDA软件的全球供货商SpringSoft今日宣布: 已与全球半导体测试设备的领导厂商Advantest Corporation 签订多年期合约,扩大使用思源的Verdi自动化侦错系统。Advantest 将在其增强型电子系统层级(ESL)的设计流程中使用Verdi以验证经行为综合软件生成的RTL设计。 发表于:2011/10/18 视觉系统令PCB缺陷无处可逃 在现代电子产品世界中,PCB(印刷电路板)是组成电子产品的重要环节,很难想象在一台电子设备中有不采用PCB的,所以PCB的质量如何将对电子产品能否长期正常可靠工作带来非常大的影响。提高PCB的质量是电子产品制造厂商应引起足够重视的重要课题。 发表于:2011/10/18 缩短设计周期时间的一些工具 一些设计工具可帮助确定许多复杂模块的电路拓扑,例如:开关模拟电源或者模拟滤波器设计,同时还可显示关键电路性能规范。例如,您可以利用诸如在线或者下载版本的德州仪器SwitcherPro™等电源设计工具,创建理想的电源电路 发表于:2011/10/18 微捷码FineSim SPICE助Diodes完成开关稳压器的投片 芯片设计解决方案供应商微捷码(Magma)设计自动化有限公司日前宣布,全球领先的分立、逻辑和模拟半导体市场高品质专用标准产品(ASSP)制造商和供应商DiodesIncorporated公司采用FineSimSPICE多CPU电路仿真技术完成了两款高度集成化同步开关稳压器的投片。 发表于:2011/10/17 衰退下的IC设计业商机在何处 IC设计族群今年缺少杀手级应用,业绩表现普遍落入历史低档区间,不过随智慧手持装置与Ultrabook兴起,无线通讯相关IC如WiFi、近距离无线通讯(NFC)、储存的固态硬盘(SSD)、触控面板等商机,将成为IC设计产业新救世主。 发表于:2011/10/13 PCB制造中防止缺陷的方法案例 1、前言在现代电子产品世界中,PCB(印刷电路板)是组成电子产品的重要环节,很难想象在一台电子设备中有不采用PCB的,所以PCB的质量如何将对电子产品能否长期正常可靠工作带来非常大的影响。提高PCB的质量是 发表于:2011/10/12 如何使用Altium Designer内CVS管理设计数据? 关于AltiumDesigner内CVS版本控制系统的应用:首先:调用菜单Projects&raquo;VersionControl命令,或在Projects面板内,鼠标右击项目名;其次:选择CreateRepository命令,然后弹出CreateCVSRepository对话框。您需要选定一个目录作为新的数据仓库 发表于:2011/10/12 富士电子使用Cadence Virtuoso加速并行仿真器将开发时间减少25% 全球电子设计创新领先企业Cadence设计系统公司(NASDAQ: CDNS),今天宣布富士电子公司采用Cadence Virtuoso加速并行仿真器将电源管理IC的开发时间和系统的验证时间都缩短了25%。这家日本电源管理IC公司在强大的Cadence Virtuoso模拟设计环境中使用该仿真器,实现时间的大幅缩短,同时有助于提高质量。 发表于:2011/10/11 555定时器的应用及OrCAD/PSpice仿真 本文以OrCAD/PSpice 10.5为工具,对555定时器构成的三种典型电路进行仿真分析,得出了一些有价值的结论。 发表于:2011/10/11 Monte Carlo方法与计算机模拟应用研究 介绍了Monte Carlo方法,提出其在模拟Buffer问题时存在的一个问题,并给出改进的方法;提出了用Monte Carlo方法产生任意分布随机变量的原理及方法,并对Beta分布和标准正态分布随机变量进行了计算机模拟和效果检验。 发表于:2011/10/8 开关电源PCB 电磁兼容性的建模分析 开关型变换器噪声的干扰路径为干扰源和被干扰设备提供了耦合条件,对其共模干扰和差模干扰的研究尤为重要。主要分析了电路主要元器件的高频模型以及共模和差模噪声的电路模型,为开关电源PCB的EMC优化设计提供有益的帮助。 发表于:2011/9/29 全加器功能及应用的仿真设计分析 加法运算是数字系统中最基本的算术运算。为了能更好地利用加法器实现减法、乘法、除法、码制转换等运算,提出用Multisim虚拟仿真软件中的逻辑转换仪、字信号发生器、逻辑分析仪,对全加器进行功能仿真设计、转 发表于:2011/9/28 富士通采用Cadence DFM技术为标准用于其28纳米ASIC与混合信号设计 全球电子设计创新领先企业Cadence设计系统公司 (NASDAQ: CDNS),今天宣布富士通半导体有限公司已经采用Cadence® 签收可制造性设计 (DFM) 技术,用于其复杂的28纳米ASIC及系统级芯片(SoC)混合信号设计。通过采用Cadence DFM技术帮助富士通半导体工程师在开发其高端消费电子产品新一代核心芯片中,确保高良品率、可预测性与更快的硅实现。Cadence的硅实现端到端数字与模拟流程在Virtuoso定制/模拟与Encounter数字流程中提供了DFM in-design技术。 发表于:2011/9/27 <…465466467468469470471472473474…>