头条 ST宣布中国本地造STM32微控制器已开启交付 3 月 23 日消息,意法半导体(ST)今日宣布,中国本地制造的 STM32 通用微控制器现已开启交付。首批由华虹宏力代工的意法半导体 STM32 晶圆产品已陆续发货给国内客户。这一里程碑标志着意法半导体全球供应链战略的重大进展。公司计划 2026 年将有更多 STM32 产品系列(包括高性能、安全及入门级的微控制器)实现本地量产。 最新资讯 微型打印机与FPGA的硬件接口及软件设计 摘要:为了实现便携式、实时打印数据的目的,在分析EP3C25型FPGA和RD-E型微型打印机性能特点的基础上,基于嵌入式技术设计了FPGA与微型打印机的硬件接口电路、软件流程及控制程序。利用FPGA控制微型打印机正常工作, 发表于:2011/1/5 不走寻常路Lattice可编程Platform Manager简化电路板管理 要实现定序、监控、热插拔、电压测量、微调/裕度这些电源管理功能,以及复位分配、上电配置、故障记录、系统接口等数字管理功能,需要用到很多器件,可选种类之多更是会让工程师眼花缭乱。而现在一个芯片就能包含上述所有功能,它就是莱迪思半导体(Lattice)最新推出的第三代混合信号器件 Platform Manager系列。 发表于:2011/1/4 FPGA吹响进军嵌入式的集结号 摩尔定律持续有效的最大受益者是FPGA。 发表于:2011/1/4 从芯海科技七年“芯路”看中国集成电路产业黄金十年 由中国工业和信息化部软件与集成电路促进中心(CSIP)、中国半导体行业协会集成电路设计分会等共同主办的全国范围内“十年中国芯”评选活动的评选结果日前在天津2010中国集成电路产业促进大会上揭晓,经过专家评审委员会的反复斟酌和综合评选,来自全国的56家企业、7家产业园区获得殊荣。在设计类奖项中,海思半导体、大唐微电子、展讯、瑞芯微等11家企业获“十年中国芯”领军设计企业奖,深圳芯海科技、国民技术、士兰微、安凯、炬力等19家知名企业获得“十年中国芯”优秀设计企业奖, 发表于:2011/1/4 一种对CCSDS删除卷积码的盲解码方法 介绍了CCSDS标准的删除卷积码的编译码原理,以理论推导出的等效校验矩阵为先验知识,通过构造线性方程组,识别出删除卷积码的删除图案和码头,进而提出了一种删除卷积码的盲解码方法。仿真结果表明,在信噪比大于5 dB的加性高斯白噪声信道中,能实现所有CCSDS标准删除卷积码的盲解码。 发表于:2011/1/4 基于Spartan-3 FPGA的DSP功能实现方案 Spartan-3FPGA能以突破性的价位点实现嵌入式DSP功能。本文阐述了Spartan-3FPGA针对DSP而优化的特性,并通过实现示例分析了它们在性能和成本上的优势。所有低成本的FPGA都以颇具吸引力的价格提供基本的逻辑性能,并能满足广泛的多用途设计需求。然而,当考虑在FPGA构造中嵌入DSP功能时,必须选择高端FPGA以获得诸如嵌入式乘法器和分布式存储器等平台特性。Spartan-3FPGA的面世改变了嵌入式DSP的应用前景。虽然Spartan-3系列器件的价位可能较低,但它们同样具有DSP设计所需的平台特性。这些平台特性能够以较高的面积利用率实现信号处理功能,使设计达到更低价位点。Spartan-3器件用作协处理器或预/后处理器是非常理想的,它们将运算密集型功能从可编程DSP上卸载下来以增强系统性能。1针对DSP而优化赛灵思公司的Spartan-3器件采用90nm工艺技术以及300mm晶圆,大大降低了FPGA的成本。与此同时,这些器件还包括诸如嵌入式18×18位乘法器、大块存储器(18kb)、分布式RAM以及移位寄存器等关键DSP资源。这些高级特性意味着采用Spartan-3FPGA,能以比其它竞争 发表于:2011/1/3 基于FPGA片上PowerPC在VxWorks下的千兆网通信 当前,SoC 向着面积更小,速度更高的方向发展,百兆网通信已不能满足人们的生产和工作需要,用千兆网通信成为工作中迫切的要求,用FPGA实现千兆网的通信,有二种模式可以选择,其一,编写一个IP软核,其二,用FPGA内嵌的MAC内核。方法一的灵活性大,但要实现并不容易,因此,赛灵公司将其归为收费IP;方法二中的MAC的三态可配置特性为我们实现千兆网通信提供了可能,本文就是基于此内嵌的Ethernet MAC模块,在VxWorks操作系统下成功实现了千兆网的通信。 发表于:2010/12/31 基于PSoC的可编程电力线通信解决方案 赛普拉斯日前针对通过现有电力线进行数据通讯的应用,推出全球首款真正可编程的解决方案。新型赛普拉斯电力线通讯(PLC)解决方案利用赛普拉斯的 PSoC可编程片上系统所具有的模拟和数字资源,除通讯功能外还集成了许多功能,例如电源管理、系统管理和LCD驱动。除了具有灵活性和高集成度之外,这一新型解决方案还具有业界领先的可靠性,其不需重复发送的数据包成功率可达97%,可重复发送的情况下通过内嵌的代码可达100%。该解决方案可灵活应用于高压和低压电力线,用于照明、工业控制、家庭自动化、自动读表和智能能源管理等应用。 发表于:2010/12/30 中国芯片如何突破 需从政策与体制中破解 曾经出现在芯片产业发展中的种种问题,正高悬于更多的新兴行业之上,如何避免相同的问题被复制,更多地需要从产业扶持政策与体制中破解。 发表于:2010/12/29 FPGA/CPLD状态机的稳定性设计 随着大规模和超大规模FPGA/CPLD器件的诞生和发展,以HDL(硬件描述语言)为工具、FPGA/CPLD器件为载体的EDA技术的应用越来越广泛.从小型电子系统到大规模SOC(Systemonachip)设计,已经无处不在.在FPGA/CPLD设计中,状态机是最典型、应用最广泛的时序电路模块,如何设计一个稳定可靠的状态机是我们必须面对的问题. 1、状态机的特点和常见问题 标准状态机分为摩尔(Moore)状态机和米立(Mealy)状态机两类.Moore状态机的输出仅与当前状态值有关,且只在时钟边沿到来时才会有状态变化.Mealy状态机的输出不仅与当前状态值有关,而且与当前输入值有关,这一特点使其控制和输出更加灵活,但同时也增加了设计复杂程度.其原理如图1所示. 根据图1所示,很容易理解状态机的结构.但是为什么要使用状态机而不使用一般时序电路呢?这是因为它具有一些一般时序电路无法比拟的优点. 用VHDL描述的状态机结构分明,易读,易懂,易排错; 相对其它时序电路而言,状态机更加稳定,运行模式类似于CPU,易于实现顺序控制等. 用VHDL语言描述状态机属于一种高层次建模,结果经常出现一些出乎设计者 发表于:2010/12/29 <…440441442443444445446447448449…>