设计应用 基于时域有限差分法的IBIS模型修正[测试测量][其他] 针对高速电路设计中IBIS模型仿真精度较差问题,将时域有限差分算法与IBIS模型相结合。通过实验对高速PCB设计中常见的结构(完整接地面、狭缝和过孔)进行了信号完整性分析, 结合时域有限差分法改进的波形、speed2000仿真波形与实际测量的波形三者之间的比较,结果表明该修正算法可以显著提高仿真模型的准确度,达到提高设计成功率,缩短研发周期,降低成本的功效。 发表于:2011/8/29 下午3:37:58 基于可拓方法的网络购物策略生成问题[通信与网络][其他] 针对用户在购物过程中对不同价格、性能以及喜好程度等不尽人意的矛盾问题,以可拓理论为基础,建立问题的可拓模型。通过对物元的特征进行拓展分析及可拓变换生成解决相关矛盾问题的策略集,并根据价格以及性能为综合评价指数,对策略进行优度评价,生成可拓策略集供用户和决策者参考。 发表于:2011/8/29 下午3:29:37 基于多维信号特征融合的空间通信目标识别技术[通信与网络][其他] 针对空间通信目标个体识别问题,在射频指纹分析的基础上提出了一种多维信号特征融合提取方法。首先分别在时域、频域和高阶谱域对截获的空间通信目标射频信号提取个体多维信号特征,然后对提取的特征进行融合,并应用支撑矢量机对个体进行分类识别,最后采用实测数据对这种识别方案进行了验证。实验表明,通过多维信号特征融合方法可以有效提取空间通信目标的个体信息,并能获得良好的识别效果。 发表于:2011/8/29 下午3:20:27 基于单片机和串口服务器的远程数据采集系统[图][嵌入式技术][其他] 介绍一种通过串口服务器在单片机与远程PC机间建立通信的方法,实现的远程数据采集系统。该系统是应用一款低电压,高性能的CMOS的8位单片机AT89C52构成数据采集系统,利用嵌入式串口服务器DNE-18将数据封装并联入Interhet。文中介绍系统总体设计方案及软、硬件的设计框架。该系统结构简单,性能稳定,适用范围广,可扩展性强,市场前景广阔。 发表于:2011/8/29 下午12:10:33 基于单片机的电动车蓄电池智能管理系统设计[图][电源技术][其他] 本文以ATmega8单片机为核心,设计了一种分布式、模块化、通过LIN总线通讯、具有智能化充电的电动车蓄电池管理系统,实现了对多组蓄电池的有效监测和管理,其智能化充电的思路值得以后继续深入研究和推广。 发表于:2011/8/29 下午12:10:27 基于单片机的无线呼叫系统[嵌入式技术][其他] 从电源供给及功耗等各方面的考虑,数据处理部分采用STFC89C51RC/RD+系列的STC89C52RC单片机。该呼叫系统运行稳定可靠,并运用无线射频控制技术,通过软件更新可迅速增容,根据企业的规模随时更新软件,保证系统有最优的服务质量。该系统的运用,降低了运行维护费用、节约管理成本,具有较大的经济效益。 发表于:2011/8/29 下午12:10:17 S3C4510B型ARM微处理器最小系统构建[嵌入式技术][其他] S3C4510B型ARM微处理器最小系统构建,1引言目前,各种各样ARM微处理器的设备应用数量已经远远超过了通用计算机。在工业和服务领域中,使用ARM微处理器的数字机床、智能工具、工业机器人、服务机器人正在逐渐改变着传统的工业生产和服务方式。本文介 发表于:2011/8/29 下午12:00:00 最小Linux系统制作例程[嵌入式技术][其他] 最小Linux系统制作例程,一,什么是BabyLinuxBabyLinux不是一个完整的发行版,他是利用原有的一套完整的linux系统的内核原代码和编译工具,利用busybox内建的强大功能,在一张软盘上做的一个很小的linux系统.他具备一个linux系统的基本特征, 发表于:2011/8/29 下午12:00:00 基于FPGA的二次群数字信号分接部分功能实现[可编程逻辑][其他] 本文对二次群的分接处理,提出了一种基于FPGA的方案,介绍了二次群的帧结构,给出了帧头捕获、帧丢失告警、负码速调整等VHDL语言的关键程序。在QUART UART即为Universal Asynchronous Receiver/Transmitter,译为通用异步收发器。UART是设备间进行异步通信的关键模块,用于控制计算机与串行设备的芯片。它提供了RS-232C数据终端设备接口,这样计算机就可以和调制解调器或其它使用RS-232C接口的串行设备通信了。 发表于:2011/8/29 上午11:47:23 基于CPLD和ARM的异步LED显示屏控制系统设计[可编程逻辑][其他] 在控制电路中,数据总线将CPLD与ARM之间连接起来,S3C44B0X通过芯片2选通CPLD中的数据缓冲区,所以ARM输出数据的基地址为0x40000000。ARM首先将FLASH中保存的图像数据复制到SDRAM中,经过相关处理后,调用不同的动态显示效果程序将SDRAM中的图像数据循环写入CPLD缓冲区,CPLD生成相应的时序转换,串行输出至LED驱动电路。 发表于:2011/8/29 上午11:47:16 <…2427242824292430243124322433243424352436…>