• 首页
  • 新闻
    业界动态
    新品快递
    高端访谈
    AET原创
    市场分析
    图说新闻
    会展
    专题
    期刊动态
  • 设计资源
    设计应用
    解决方案
    电路图
    技术专栏
    资源下载
    PCB技术中心
    在线工具库
  • 技术频道
    模拟设计
    嵌入式技术
    电源技术
    可编程逻辑
    测试测量
    通信与网络
  • 行业频道
    工业自动化
    物联网
    通信网络
    5G
    数据中心
    信息安全
    汽车电子
  • 大学堂
  • 期刊
  • 文献检索
期刊投稿
登录 注册

危难时刻显身手 飞康CDP成功救灾基金公司业务系统

危难时刻显身手 飞康CDP成功救灾基金公司业务系统[通信与网络][其他]

飞康CDP灾备一体化技术,作为目前灾备产品市场中最为主流的数据保护及恢复技术,已经广泛的被应用于金融、政府等多个行业的核心应用。……

发表于:2010/9/10 上午11:38:12

如何判断一体化呼叫中心平台

如何判断一体化呼叫中心平台[通信与网络][其他]

一体化呼叫中心基于融合通信技术,即插即用的系统,与各种信息系统有效整合,一体化呼叫中心可以和未来的通信系统平滑过渡……

发表于:2010/9/10 上午11:35:08

网络隔离下的几种数据交换技术比较

网络隔离下的几种数据交换技术比较[通信与网络][其他]

网络隔离是很多专用网络的没有办法的办法,网络上承载专用的业务。……

发表于:2010/9/10 上午11:33:06

存储虚拟化五步规划

存储虚拟化五步规划[通信与网络][其他]

存储虚拟化(StorageVirtualization)最通俗的理解就是对存储硬件资源进行抽象化表现。……

发表于:2010/9/10 上午11:32:53

基于PXI的高速数字化仪模块

基于PXI的高速数字化仪模块[可编程逻辑][其他]

设计了一种基于PXI接口、双通道12位、采样速率250 Msps的高速数字化仪模块,给出该系统的工作原理、设计思想和实现方案,系统采用双通道A/D转换器进行采样,使用高性能FPGA器件进行通道控制、数据处理和接口设计,具有功能强大的前端调理电路,可以选择匹配阻抗和耦合方式、具有增益自动调整功能,满足大范围信号的测量要求。从硬件和软件两个方面对高速数据采集、传输和存储的关键问题进行了深入探讨。该数字化仪模块可方便的与其他PXI仪器组成测试系统,实现对信号的高速采样和长时间记录。

发表于:2010/9/10 上午11:31:31

重庆移动客户服务中心知识管理案例

重庆移动客户服务中心知识管理案例[通信与网络][其他]

中国移动集团重庆有限公司客户服务中心(以下简称“重庆移动客服中心”)成立于1999年4月,是重庆移动有限公司直属管辖下的一个呼叫中心,拥有960余名员工,主要为重庆市辖40个区市县共1300万移动客户及全国31省移动农村客户提供7×24小时优质服务……

发表于:2010/9/10 上午11:25:02

约束设置与逻辑综合在SoC设计中的应用

约束设置与逻辑综合在SoC设计中的应用[EDA与制造][消费电子]

介绍了约束设置与逻辑综合在SoC设计中的应用,并以一款SoC芯片ZSU32的设计为例,详细讨论了系统芯片的约束设置与逻辑综合策略。

发表于:2010/9/10 上午10:21:00

随机脉冲信号采集卡的设计

随机脉冲信号采集卡的设计[模拟设计][其他]

为解决常规的数据采集卡在采集随机窄脉冲信号所存在的采集数据量大且不能实时处理的问题,设计了基于80C196单片机的随机脉冲信号采集卡。采用了80C196单片机、8位高速A/D转换器TLC5540及使用EPLD器件实现计数、锁存和其他逻辑电路,并巧妙利用80C196单片机的高速输入通道(HSI)的中断特性,不仅实现了对随机脉冲信号的幅度测量(测量模式)或脉内波形数据的采集(采样模式),同时还记录脉冲到达的时间及脉冲的宽度,并且采集的数据还可按设定的格式实时送到主机处理。采集卡已成功应用于某型雷达侦察设备中的信号录取,可采集的最窄脉冲不小于0.1μs,对周期不大于25 kHz的连续脉冲在测量模式下可实现不间断采样。

发表于:2010/9/10 上午9:53:25

Blackfin处理器低功耗设计

Blackfin处理器低功耗设计[电源技术][其他]

Blackfin处理器广泛应用于便携音视频产品等嵌入式系统,低功耗设计直接影响产品使用时间。文中从时钟频率、工作模式、片内外设、内核电压等方面,说明了Blackfin处理器低功耗设计的具体方法,根据实际应用实现对系统功耗的灵活控制与调节,最大程度上延长系统的有效使用时间。

发表于:2010/9/10 上午9:47:33

H.264/AVC中CAVLC编码器的硬件设计与实现

H.264/AVC中CAVLC编码器的硬件设计与实现[可编程逻辑][通信网络]

设计了一种H.264标准的CAVLC编码器,对原有软件流程进行部分改进,提出了并行处理各编码子模块的算法结构。重点对非零系数级(level)编码模块进行优化,采用并行处理和流水线相结合的结构,减少了cavlc编码的时钟周期,提供了稳定吞吐量。采用Xilinx公司VirtexⅡ系列的xc2v250 FPGA进行实现验证,最高时钟频率可达158.1 MHz,可满足实时编码H.264高清视频要求。

发表于:2010/9/10 上午9:42:00

  • <
  • …
  • 4456
  • 4457
  • 4458
  • 4459
  • 4460
  • 4461
  • 4462
  • 4463
  • 4464
  • 4465
  • …
  • >

活动

MORE
  • 直播预告|防火墙的过去、现在与未来
  • 2026 阿里云 Data+AI 工程师全球挑战赛圆满收官
  • “汽车电子·2026年度金芯奖”网络投票通道正式开启!
  • “2026中国强芯评选”正式开始征集!
  • 《集成电路应用》杂志征稿启事

高层说

MORE
  • 专家对谈:从 FactoryView(运营可视化)迈向智能决策支持
    专家对谈:从 FactoryView(运营可视化)迈向智能决策支持
  • 2026年,塑造下一波EDA创新浪潮的关键趋势
    2026年,塑造下一波EDA创新浪潮的关键趋势
  • 【回顾与展望】芯科科技:边缘AI重塑物联网未来
    【回顾与展望】芯科科技:边缘AI重塑物联网未来
  • 奥芯明许志伟:“嵌入式协同”破局
    奥芯明许志伟:“嵌入式协同”破局
  • Develop平台打造电子研发全生命周期生态
    Develop平台打造电子研发全生命周期生态
  • 网站相关
  • 关于我们
  • 联系我们
  • 投稿须知
  • 广告及服务
  • 内容许可
  • 广告服务
  • 杂志订阅
  • 会员与积分
  • 积分商城
  • 会员等级
  • 会员积分
  • VIP会员
  • 关注我们

Copyright © 2005-2024 华北计算机系统工程研究所版权所有 京ICP备10017138号-2