头条 中国科学院高精度光计算研究取得进展 1月11日消息,据《先进光子学》(Advanced Photonics)报道,在人工智能神经网络高速发展的背景下,大规模的矩阵运算与频繁的数据迭代给传统电子处理器带来了巨大压力。光电混合计算通过光学处理与电学处理的协同集成,展现出显著的计算性能,然而实际应用受限于训练与推理环节分离、离线权重更新等问题,造成信息熵劣化、计算精度下降,导致推理准确度低。 中国科学院半导体研究所提出了一种基于相位像素阵列的可编程光学处理单元(OPU),并结合李雅普诺夫稳定性理论实现了对OPU的灵活编程。在此基础上,团队构建了一种端到端闭环光电混合计算架构(ECA),通过硬件—算法协同设计,实现了训练与推理的全流程闭环优化,有效补偿了信息熵损失,打破了光计算中计算精度与准确度之间的强耦合关系。 最新资讯 FPGA远程动态重构技术的研究 提出了一种FPGA远程动态重构的方法,结合FPGA动态重构技术和GSM通信技术来实现。利用GSM技术实现配置数据的无线传输,在单片机控制下将数据存储于CF卡中。在内嵌硬核微处理器PowerPC405控制下,FPGA通过内部配置存取端口读取CF卡中新的配置数据,对可重构区进行配置以实现新的功能。 发表于:2012/5/18 Xilinx在京举办Zynq中国合作伙伴峰会 All Programmable技术和器件的全球领先企业赛灵思公司(NASDAQ: XLNX)宣布在中国举办Zynq中国合作伙伴峰会,来自赛灵思近20家中国联盟合作伙伴的超过60位工程师、市场营销及专业销售人员参与了5月17日在赛灵思北京办公室举行的此次盛会。赛灵思亚太区渠道销售总监林世兆及全球合作伙伴生态系统及联盟高级总监Dave Tokic主持大会,并针对行业公认的赛灵思28nm领先技术进行了精彩的主题演讲。 发表于:2012/5/18 基于FPGA的TD-LTE系统上行同步的实现 基于最大似然 (ML)估计算法,改进并利用FPGA实现了一种适用于TD-LTE系统的上行同步算法。主要介绍了如何利用FPGA实现ML算法。并以Virtex-5芯片为硬件平台,进行了仿真、综合、板级验证、联机验证等工作。结果表明,该同步算法应用到TD-LTE系统具有良好的稳定性和可行性。 发表于:2012/5/18 FPGA的异步时钟设计中的同步策略 基于FPGA的数字系统设计中大都推荐采用同步时序的设计,也就是单时钟系统。但是实际的工程中,纯粹单时钟系统设计的情况很少,特别是设计模块与外围芯片的通信中,跨时钟域的情况经常不可避免。如果对跨时钟域带来的亚稳态、采样丢失、潜在逻辑错误等等一系列问题处理不当,将导致系统无法运行。本文总结出了几种同步策略来解决跨时钟域问题。 发表于:2012/5/18 基于FPGA的室内智能吸尘平台设计与实现 采用FPGA、多种传感器和其他硬件协同工作的方法;在硬件的选型、仿真和组装,软件的设计、编程与调试等方面做了大量的实验。通过实验找到了软硬件中存在的问题并进行了改善。得到了一个具有遥控和自主吸尘功能、结构简单、成本低、能够智能躲避障碍物的基于FPGA的室内智能吸尘平台。 发表于:2012/5/17 基于光缆的深海摄像系统的设计与实现 为了满足海洋资源勘探和开发过程中对可视化的需求,设计并实现了一套基于光缆的深海摄像系统。系统主要由上位机控制界面、视频及数据传输系统和设备控制系统组成,具有视频存储功能,以满足视频回放的需求。 发表于:2012/5/17 一种消除异步电路亚稳态的逻辑控制方法 亚稳态是异步电路和异步FIFO 设计中的常见问题,将异步信号同步化的几种常用方法虽能大大将降低亚稳态发生的概率, 但无法 根除! 亚稳态的发生。本文提出的半拍错位同步法!, 通过附加的带异步复位端的D 触发器和高频时钟, 将异步时钟分别同步到高频时钟的上升沿和下降沿, 使得过于接近的异步时钟在时间上拉开一定的间隔, 只要选择适当的延迟时间和高频时钟, 便能彻底消除亚稳态的发生, 在航天航空、军事等对要求高可靠数据传递的应用领域具有广阔的应用前景。 发表于:2012/5/17 基于FPGA的跨时钟域信号处理——同步设计的重要 上次提出了一个处于异步时钟域的MCU与FPGA直接通信的实现方式,其实在这之前,特权同学想列举一个异步时钟域中出现的很典型的问题。也就是要用一个反例来说明没有足够重视异步通信会给整个设计带来什么样的危害。 发表于:2012/5/17 Altera StratixV GX FPGA开发方案 Altera公司的Stratix V FPGA包括GT, GX, GS和E四个系列,采用28nm技术,集成了高达28.05Gbps的收发器和独特的硬件IP区块,适合不同的应用如包括PCI Express® (PCIe®)Gen3在内的宽带应用,40G/100G和更高的数据应用,高性能高精度的DSP应用.本文介绍了Stratix V FPGA主要特性,Stratix V GT, GX和GS 器件框图以及Altera® Stratix® V GX FPGA开发套件主要特性和元件区块,框图,Stratix V GX FPGA开发板主要元件表,电路图和材料清单,PCB布局图. 发表于:2012/5/17 基于PCI总线的高速CCD图像存储系统设计 航空侦察一个主要的途径就是利用高性能高速摄像机进行航空拍照,采集各种图像信息。然而,数字化的侦察图像分辨率高、信息量大,使后续的处理、传输、存储等过程的实现变得极为困难,从而给机载图像/视频系统的设计与实现带来了巨大的挑战。为了解决这些问题,本文基于某型高速相机,利用低成本FPGA,构建了一个高性能的图像采集存储系统,完成对高分辨率、高帧率侦察图像的采集和存储。 发表于:2012/5/17 <…285286287288289290291292293294…>