头条 基于FPGA的视频处理硬件平台设计与实现 为了满足机载显示器画面显示多元化的要求,提出了一种基于FPGA的视频转换与叠加技术,该技术以FPGA为核心,搭配解码电路及信号转换电路等外围电路,可实现XGA与PAL模拟视频信号转换为RGB数字视频信号,并且与数字图像信号叠加显示,具有很强的通用性和灵活性。实验结果表明,视频转换与叠加技术能够满足机载显示器画面显示的稳定可靠、高度集成等要求,具备较高的应用价值。 最新资讯 TSMC 28nm产能将优先供NVIDIA使用 TSMC 28nm 的产能,目前仍旧无法满足 Qualcomm、AMD 以及 NVIDIA 三家客户,似乎已经是不争的实施。 发表于:5/15/2012 Intel已开始研发7nm及5nm工艺 Intel CEO Paul Otellini近日对投资者透露,半导体巨头已经开始了7nm、5nm工艺的研发工作,这也是Intel第一次官方披露后10nm时代的远景规划。 发表于:5/15/2012 英特尔跨足代工让台积电戒备 英特尔虽然至今仍未松口要进军晶圆代工市场,但近来已开始蚕食先进制程晶圆代工大饼。继先前拿下可程序逻辑闸阵列(FPGA)厂Tabula及Achronix的22纳米制程晶圆代工订单后,近日再取得网络处理器厂Netronome的22纳米订单。 发表于:5/15/2012 中芯国际2012年第一季度业绩公布 中芯国际集成电路制造有限公司公布截至2012年3月31日止三个月的综合经营业绩。 发表于:5/15/2012 数字签名算法SHA-1的FPGA高速实现 随着网络的迅速发展,信息安全越来越重要,信息认证是验证收到信息来源和内容的基本技术。常用的信息验证码是使用单向散列函数生成验证码,安全散列算法SHA-1使用在是因特网协议安全性(IPSec)标准中。在设计中使用FPGA高速实现SHA-1认证算法,以PCI卡形式处理认证服务。 发表于:5/15/2012 在FPGA中基于信元的FIFO设计方法 设计工程师通常在FPGA上实现FIFO(先进先出寄存器)的时候,都会使用由芯片提供商所提供的FIFO。但是,由于其通用性使得其针对性变差,某些情况下会变得不方便或者将增加硬件成本。此时,需要进行自行FIFO设计。本文提供了一种基于信元的FIFO设计方法以供设计者在适当的时候选用。这种方法也适合于不定长包的处理。 发表于:5/15/2012 基于FPGA圆阵超声自适应波束形成的设计 适应DBF是现代声纳阵列信号处理的关键技术之一,本文介绍了利用FPGA芯片实现的自适应BDF结构,给出了相应的硬件设计和仿真验证,采用FPGA结构,硬件成本低,在自适应阵列信号处理系统中具有很好的应用前景。 发表于:5/15/2012 基于FPGA的FFT处理器 随着FPGA发展,其资源丰富,易于组织流水和并行结构,将FFT实时性要求与FPGA器件设计的灵活性相结合,实现并行算法与硬件结构的优化配置,不仅可以提高处理速度,并且具有灵活性高。开发费用低、开发周期短、升级简单的特点。针对某OFDM系统中FFT运算的实际需要,提出了基于FPGA的设计来实现FFT算法,并以16位长数据,64点FFT为例,在QuartusⅡ软件上通过综合和仿真。 发表于:5/15/2012 基于FPGA的DSP设计方法 当第一种实现DSP的FPGA出现时,DSP设计者开始利用这种器件来支援处理器的能力。在这种方法中,FPGA通过加速DSP算法的关键部分(这对性能至关重要),可以补充处理器的不足。 发表于:5/15/2012 Lattice iCE40HX超低功耗mobileFPGA系列开发方案 Lattice公司的iCE40HX超低功耗mobileFPGA系列,和其它任何的CPLD或FPGA器件相比,可提供最低的静态和动态功耗,大约640到7680个逻辑单元和触发器,每个器件包含8到32个RAM区块,每个区块有4Kb存储,用于数据存储和缓冲,特别适合对成本敏感和量大的应用.本文介绍了iCE40HX系列主要特性,iCE40HX系列架构图,主要产品和特性,以及iCEblink40iCE40HX1K评估板主要特性,电路图,主要元件清单和PCB元件布局图. 发表于:5/14/2012 «…286287288289290291292293294295…»