头条 中国科学院高精度光计算研究取得进展 1月11日消息,据《先进光子学》(Advanced Photonics)报道,在人工智能神经网络高速发展的背景下,大规模的矩阵运算与频繁的数据迭代给传统电子处理器带来了巨大压力。光电混合计算通过光学处理与电学处理的协同集成,展现出显著的计算性能,然而实际应用受限于训练与推理环节分离、离线权重更新等问题,造成信息熵劣化、计算精度下降,导致推理准确度低。 中国科学院半导体研究所提出了一种基于相位像素阵列的可编程光学处理单元(OPU),并结合李雅普诺夫稳定性理论实现了对OPU的灵活编程。在此基础上,团队构建了一种端到端闭环光电混合计算架构(ECA),通过硬件—算法协同设计,实现了训练与推理的全流程闭环优化,有效补偿了信息熵损失,打破了光计算中计算精度与准确度之间的强耦合关系。 最新资讯 PSoC的继承开发环境与开发关键 PSoC微处理器是Cypress公司推出的一种现场可编程片上系统。片内备有通用模拟和数字模块,用户可根据开发需要,随意调用模块,实现混合信号阵列的动态配置。文中详细阐述其与众不同的集成开发环境、混合信号阵列的系统级集成方式、动态可重新配置功能,并以CY8C24223芯片在感烟火灾探测器中的应用为倒,说明上述功能的优异性。 发表于:2012/5/11 Kaiman滤波算法在FPGA上的设计与实现 本文对FPGA技术和Kalman滤波算法进行结合研究,探索Kalman滤波算法在FPGA中的实现方式并进行性能验证,以对基于FPGA的Kalman滤波算法的工程实现提供参考。 发表于:2012/5/10 汽车级PSoC CY3280-22x45:通用CapSense控制器开发方案 Cypress公司的CY3280-22x45汽车级PSoC可编程片上系统。包含多个可配置的模拟和数字逻辑模块,以及可编程互连。PSoC采用功能强大的哈佛架构处理器,M8C处理器速度高达24MHz,8×8乘法器,32位累加器,可使用户能够根据每个应用的要求,来创建定制的外设配置,具有广泛的应用。 发表于:2012/5/10 宽频带数字锁相环的设计及基于FPGA的实现 数字锁相环(DPLL)技术在数字通信、无线电电子学等众多领域得到了极为广泛的应用。与传统的模拟电路实现的PLL相比,DPLL具有精度高、不受温度和电压影响、环路带宽和中心频率编程可调、易于构建高阶锁相环等优点。随着集成电路技术的发展,不仅能够制成频率较高的单片集成锁相环路,而且可以把整个系统集成到一个芯片上去。 发表于:2012/5/9 NiosII处理器软件代码优化方法 NiosII嵌入式系统的一个重要问题就是软件代码量的大小,这关系到存放代码的存储器件容量大小,因此控制和减小程序代码量是降低系统成本的重要方法,必须首先从处理器的启动顺序开始研究。 发表于:2012/5/8 CY8C38 PSoC处理器开发方案 Cypress公司的PSoCCY8C38系列提供了一种新型的信号采集,信号处理和控制方法,并具有高精度,高带宽和高灵活性等特点,具有高性能的单周期8051微处理器内核,是一个高性能的可配置数字系统,工作频率介于DC至67MHz之间,在众多消费、工业和医学应用领域实现高度集成.本文介绍了CY8C38主要特性,简化的框图,可编程数字架构图和模拟子系统框图以及CY8CKIT-009PSoCCY8C38系列处理器模块套件特性,电路图,材料清单和PCB元件布局图. 发表于:2012/5/8 基于NiosⅡ的数字示波器的设计与实现 本文介绍了一种基于SoPC的数字示波器设计,实际测试结果表明,系统完成了数字示波器的基本功能,各部分工作正常,各项指标达到设计要求。在设计过程中采用了FPGA芯片、嵌入式NiosⅡ处理器以及Verilog HDL语言,简化了电路的设计,提高了灵活性,缩短了设计周期。 发表于:2012/5/8 洗衣机洗涤程序控制器内部控制模块方案 洗衣机洗涤程序控制器内部控制模块方案 发表于:2012/5/7 在FPGA上实现H.264/AVC 视频编码标准 尽管H.264/AVC承诺将此已有视频编码标准具有更高的编码效率,它仍为系统架构师、DSP 工程师和硬件设计人员带来了巨大的工程设计挑战。H.264/AVC 标准引入了自 1990 年推出 H.261 之后视频编码标准演进过程中出现的大部分重大改变和算法间断 (algorithmic discontinuities)。 发表于:2012/5/5 基于FPGA的轮询合路的设计和实现 针对高密度接口设计中基于字节处理和整包处理的转换问题,本文提出了分片轮询调度和改进式欠账轮询调度相结合的调度策略,该策略在很大程度上保证了公平性和稳定性。仿真结果显示,该设计完全符合要求。 发表于:2012/5/5 <…288289290291292293294295296297…>