《电子技术应用》
您所在的位置:首页 > EDA与制造 > 业界动态 > Custom Compiler开拓视觉辅助自动化新纪元

Custom Compiler开拓视觉辅助自动化新纪元

将FinFET定制设计任务时间由数天缩短至数小时
2016-04-21
关键词: 新思科技 FinFET IP DRC

美国加利福尼亚州,山景城-2016年3月30日 

亮点:

· Template Assistants助力设计人员复用现有定制布局技能

· In-Design Assistants采用自有设计规则检查与寄生提取,减少了迭代次数

· Layout Assistants采用用户指导的布局及路由,提高布局任务速度

· Co-Design Assistants统一了定制和数字流程,加快了混合信号IC设计

       新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)日前发布全新定制设计解决方案Custom Compiler™。Custom Compiler™将定制设计任务时间由数天缩短至数小时,消弭了FinFET的生产力差距。为了将FinFET布局生产力提升到新的高度,Synopsys采用了新颖的定制设计方法,即开发视觉辅助自动化技术,从而提高普通设计任务的速度,降低迭代次数并支持复用。通过与行业领先的客户的密切合作,Custom Compiler已经在最先进的节点上进行生产工作,并通过行业领先的工厂获得了FinFET工艺技术的支持(参看今天新闻辅稿)。许多Custom Compiler用户将于今天在圣塔克拉拉会议中心开幕的硅谷Synopsys用户群大会上分享各自的经验。

       Synopsys设计部总经理和执行副总裁Antun Domic表示:“设计复杂性呈指数级增长,而传统的定制设计工具难以追上这种增长的脚步。尤其是,FinFET设计规则的数量和复杂性不断增长,为布局设计人员制造了大量挑战。Custom Compiler的创新辅助功能可以帮助设计人员解决最困难的布局挑战,同时大幅提高FinFET设计的生产力。”

视觉辅助自动化

       Custom Compiler Assistants可提高生产力,它利用布局设计人员所熟悉的图形使用模式,同时无需编写复杂代码和限制条件。无需额外设置,Custom Compiler即可自动处理日常和重复性工作。Custom Compiler提供了四种辅助功能:Layout、In-Design、Template和Co-Design。

· Layout Assistants通过可视觉引导的自动布局及路由提高了布局速度。该款路由器是连接FinFET阵列和大型M型晶体管的首选。它可以自动克隆连接并创建 pin tap。用户仅使用鼠标就可引导路由器,并且它还能自动填写详细信息。布局人员使用新的创新方法进行设备布局。该功能允许用户连续改进,在提供布局选择的同时使布局设计人员能够完全控制布局结果,无需预先输入任何文本约束条件。

· In-Design Assistants通过在验收验证前捕捉物理和电气错误,降低成本高昂的设计迭代次数。Custom Compiler包括速度极快并始终保持激活状态的嵌入式设计规则检查(DRC)引擎。除了DRC引擎之外,Custom Compiler还在本机实施所有电迁移检查以及电阻和电容提取。与其他“电感知”工具不同,Custom Compiler的提取功能基于Synopsys黄金标准的StarRC™引擎。

· Template Assistants助力设计人员复用现有技能,使之轻松将之前的布局决策用于新的设计。Template Assistants实际上可以通过Layout Assistants的布局器和路由器从已完成的工作中自动学习知识。Template Assistants智能识别与先前完成的电路类似的电路,并支持用户将相同的布局和路由模式当作模板用于新的电路。Custom Compiler出厂时加载了一套内置常用电路模板,如电流镜、电平位移器和差分对。

· Co-Design Assistants将IC Compiler™和Custom Compiler合并成了一个统一的定制化和数字实施解决方案。用户可以自由地在Custom Compiler与 IC Compiler之间来回切换,使用各自的指令持续改善自己的设计。利用Co-Design Assistants,IC Compiler用户可以在任何实施阶段对其数字设计执行全部定制化编辑。同样地,Custom Compiler用户可以利用IC Compiler在自己的定制化设计中实施数字区段。Co-Design Assistants的无损多次往返功能可确保跨所有数字和定制数据库同步所有变更。

       Synopsys解决方案部总经理和执行副总裁Joachim Kunkel表示:“作为仿真/混合信号半导体IP行业的领导者,我们团队很早就看到了工厂工艺开发周期中的FinFET相关设计挑战。我们要求Custom Compiler开发团队专注提高FinFET布局生产力,因为从标准单元到高性能SerDes的大量IP开发项目中,我们发现布局工作量大幅增加。Custom Compiler的Layout Assistants使我们能够实施新颖的布局方法,将众多布局任务的时间从数小时缩减到几分钟。”

全面的定制解决方案现已发售

       Custom Compiler基于行业标准Open Access数据库,提供包括电路图、模拟分析与布局的开放环境。Custom Compiler结合Synopsys的电路仿真、物理验证以及数字实施工具,提供了一种全面的定制设计解决方案。欲了解更多关于Custom Compiler信息,请访问

www.synopsys.com

本站内容除特别声明的原创文章之外,转载内容只为传递更多信息,并不代表本网站赞同其观点。转载的所有的文章、图片、音/视频文件等资料的版权归版权所有权人所有。本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如涉及作品内容、版权和其它问题,请及时通过电子邮件或电话通知我们,以便迅速采取适当措施,避免给双方造成不必要的经济损失。联系电话:010-82306118;邮箱:aet@chinaaet.com。