头条 ST宣布中国本地造STM32微控制器已开启交付 3 月 23 日消息,意法半导体(ST)今日宣布,中国本地制造的 STM32 通用微控制器现已开启交付。首批由华虹宏力代工的意法半导体 STM32 晶圆产品已陆续发货给国内客户。这一里程碑标志着意法半导体全球供应链战略的重大进展。公司计划 2026 年将有更多 STM32 产品系列(包括高性能、安全及入门级的微控制器)实现本地量产。 最新资讯 强化DPD演算性能,SoC FPGA提升蜂窝网络设备集成度 蜂窝网络业者设法通过全新传输接口、传输频率、更高带宽以及增加天线的数量和更多无线基站提升网络密度,因此需要大幅降低设备的成本。另外,这些业者为降低营运成本,也需要更高运作效率和网络集成度的设备。无线 发表于:2013/11/15 基于TLK2711的高速数据串行传输 提出了一种基于多路TLK2711的高速数据串行传输方案,详细介绍了其工作原理和设计思想,结合FPGA和DDR3实现了单路有效数据率最高可达1.55 Gb/s。在此基础上设计并实现了6通道TLK2711的数据串行传输系统,有效数据率高达9.67 Gb/s。实验证明,该系统工作稳定可靠,实时传输效果好,无误码,满足了高速多通道TLK2711数据的传输速率要求。 发表于:2013/11/13 Xilinx业界首款20nm All Programmable产品开始发货 北京2013年11月11日电 -- All Programmable 技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布向客户交付由台积公司(TWSE: 2330, NYSE: TSM)生产的半导体产业首款20nm产品,同时也是可编程逻辑器件(PLD)产业首款20nm All Programmable 产品。赛灵思UltraScale™器件采用业界独一无二的ASIC级可编程架构,以及ASIC增强型Vivado®设计套件和近期推出的UltraFast™设计方法,可提供媲美ASIC级的性能优势。UltraScale器件能够为客户实现1.5倍到2倍的系统级性能和集成度,相当于领先竞争对手整整一代。 发表于:2013/11/12 基于FPGA的视频叠加融合系统设计与实现 针对两通道视频图像叠加融合,设计并实现了一种实时性好、灵活性强的FPGA硬件系统。该系统可以根据实际需求进行任意比例和任意位置的视频图像叠加融合。方案经仿真验证后,运用双线性插值缩放算法、DDR2存储以及叠加融合等技术在FPGA硬件平台上实现。结果表明,该系统能达到预期效果,叠加融合画面效果良好,能够满足工程应用的需求。 发表于:2013/11/11 基于μC/OS-II的数码喷墨控制系统的设计与研究 选取Altera公司Cyclone II系列EP2C8Q208芯片作为新型高速数字喷墨印刷机控制系统的开发平台,以μC/OS-II作为印刷机控制的实时系统,通过Nios II 11.0 Eclipse,运用Nios II软核处理器技术来生成μC/OS II实时操作系统模块,通过系统编程来实现新型数字喷墨印刷机控制系统。通过软硬件测试,验证了该系统的稳定性和可操作性。 发表于:2013/11/8 意法半导体(ST)的前工序制造基地全部通过ISO 50001能源管理认证 横跨多重电子应用领域、全球领先的半导体供应商意法半导体(STMicroelectronics,简称ST;纽约证券交易所代码:STM)宣布其六个前工序制造基地全部通过最新的要求最严格的ISO 50001能源管理标准证书。 发表于:2013/11/8 Altera Quartus II软件v13.1编译时间缩短70% Altera公司 (NASDAQ: ALTR)今天宣布发布Quartus® II软件13.1版,通过大幅度优化算法以及增强并行处理,与前一版本相比,编译时间平均缩短了30%,最大达到70%,进一步扩展了在软件效能方面的业界领先优势。软件还包括最新的快速重新编译特性,适用于客户对Altera Stratix® V FPGA设计进行少量源代码改动的情形。采用快速重新编译特性,客户可以重新使用以前的编译结果,从而保持性能,不需要前端设计划分,进一步将编译时间缩短了50%。 发表于:2013/11/6 FIR数字滤波器设计及其FPGA实现 以FPGA为硬件平台,利用FPGA的DSP开发工具DSP Builder对数字滤波器进行建模设计及系统模型仿真,生成VHDL工程文件,编制相应顶层文件,使其符合滤波器硬件系统。利用QuartusⅡ对项目进行综合、编译和调试,生成原理图模块和RTL电路图。通过对5 kHz方波信号进行仿真滤波,并将VHDL下载到硬件系统中进行硬件实现,有效地提取到5 kHz的正弦信号。实验结果表明,该设计很好地达到了FIR滤波器的性能,为数字滤波器的设计与实现提供了新的途径和方法。 发表于:2013/11/4 Cyclone IV系列FPGA的配置方式及其工程应用 为了高效正确配置Altera Cyclone IV系列FPGA,详细研究了该系列FPGA配置的引脚、方式、原理图、过程、时序和数据格式等,并比较了各配置方式。同时,通过一个实际工程应用表明该系列FPGA配置方式的灵活多样性。 发表于:2013/11/4 Altera发布Stratix 10 SoC中的四核64位ARM Cortex-A53 Altera公司宣布其采用Intel 14nm三栅极工艺制造的Stratix 10 SoC器件将具有高性能四核64位ARM Cortex™-A53处理器系统,这与该器件中的浮点数字信号处理(DSP)模块和高性能FPGA架构相得益彰。与包括OpenCL在内的Altera高级系统级设计工具相结合,这一通用异构计算平台在很多应用中都具有优异的自适应性、高性能、高功效比和设计效能,其应用包括数据中心计算加速、雷达系统和通信基础设施等。 发表于:2013/11/4 <…223224225226227228229230231232…>