头条 ST宣布中国本地造STM32微控制器已开启交付 3 月 23 日消息,意法半导体(ST)今日宣布,中国本地制造的 STM32 通用微控制器现已开启交付。首批由华虹宏力代工的意法半导体 STM32 晶圆产品已陆续发货给国内客户。这一里程碑标志着意法半导体全球供应链战略的重大进展。公司计划 2026 年将有更多 STM32 产品系列(包括高性能、安全及入门级的微控制器)实现本地量产。 最新资讯 基于Virtex-5 FPGA的高速串行传输系统的设计与实现 目前,高速串行接口取代并行拓扑结构已经是大势所趋。当今很多公用互连标准(如USB,PCI-Express)都是基于串行连接来实现高速传输的。相比于并行总线,串行连接的物理紧密度和链路韧性具有很多优势。因此,很多传输领域都转向了串行传输,如笔记本电脑显示互连、高速背板互连和存储器内部互连。该系统涉及到的技术主要包括:光纤传输、PCIE(PCI-Express)传输和DDR缓存技术,以及这几种技术在FPGA中融合为一个完整的串行传输链路,并实现了在两台服务器之间的高速数据传输测试,这对于实际工程应用具有重要的现实意义。 发表于:2011/9/4 基于CPLD的IRIG-B码对时方式在继电保护装置中的应 基于GPS的对时方式有3种:1)脉冲对时方式;2)串行口对时方式;3)IRIG-B时间编码对时方式。脉冲对时和串行口对时各有优缺点,前者精度高但是无法直接提供时间信息,而后者对时精度比较低。IRIG-B码对时方式兼顾了两者的优点,是一种精度很高并且又含有绝对的精确时间信息的对时方式,采用IRIC-B码对时,就不再需要现场总线的通信报文对时,也不再需要GPS输出大量脉冲节点信号。国家电网公司发布的技术规范中明确要求新投运的需要授时的变电站自动化系统间隔层设备,原则上应采用IRIG-B码(DC)方式实现对时。 发表于:2011/9/3 FPGA基础之时序设计 文章标题:FPGA基础之时序设计。中国IT实验室嵌入式开发频道提供最全面的嵌入式开发培训及行业的信息、技术以及相关资料的下载. 发表于:2011/9/3 如何在FPGA中实现图像格式转换 首先由同步视频输入MegaCore 功能来处理SDI 视频数据。该功能将同步视频格式数据( 例如, BT656 或者DVI) 转换为流控制Avalon 流(Avalon-ST) 视频协议,实现与数据通路后面其他视频处理功能的链接。 发表于:2011/9/2 基于ARM+FPGA架构的三维图形加速系统 基于ARM+FPGA架构的三维图形加速系统,引言随着图形处理的巨额运算量,CPU变得不堪重负。此时,需要使用特定的硬件设备来为嵌入式CPU承担图形处理的任务。具有三维图形硬件加速能力的ARM+FPGA架构嵌入式图形系统就是其中一种解决方案。其中,ARM处 发表于:2011/9/2 SOPC中NiosII的LCD显示驱动IP设计 针对SOPC Builder系统没有提供128064液晶模块驱动的问题,以CBGl28064液晶模块为例,采用有限状态机,用Verilog HDL语言设计了显示驱动IP核,并构建了基于NiosII嵌入式处理器的片上系统。通过把显示驱动IP核下载到Cyclone系列FPGA上,验证了该设计的可行性。 发表于:2011/9/2 赛灵思中国电子展西部论坛做主题演讲同时荣膺“2011年最佳FPGA技术奖” 全球可编程平台领导厂商赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX))宣布在近期在西安曲江国际会展中心举行的中国(西安)电子展西部论坛上,赛灵思亚太区市场与销售总监张宇清代表赛灵思做“可编程加速西部‘中国智造’”的主题演讲,并与出席开幕式的陕西省委常委、常务副省长娄勤俭,中国电子学会副理事长兼秘书长刘汝林、工业和信息化部总经济师周子学、中国科学院院士李未等领导及业界知名人士会面。与此同时, 赛灵思还参与了中国电子报同期主办的“2011中国FPGA产业发展论坛及颁奖仪式。”为表彰2011年赛灵思在28nm工艺节点所做出的诸多技术创新, 中国电子报把“2011年最佳FPGA技术奖”授予赛灵思公司。 发表于:2011/9/2 基于ARM和FPGA架构的三维图形加速系统 本文设计了基于ARM和FPGA的嵌入式图形系统,使用FPGA在硬件上实现三维图形处理,缓解嵌入式CPU在处理三维图形时因计算量过大而导致系统效率降低的问题。图像显示符合人眼对图像连续性的要求。 发表于:2011/9/1 Premier Farnell与SemiSouth签署全球分销协议 Premier Farnell plc(伦敦证券交易所股票代码:pfl)于今日宣布与SemiSouth Laboratories, Inc.签署全球库存分配协议。SemiSouth 是领先的碳化硅 (SiC) 二极管和晶体管技术制造商,可进行高功率、高效率、苛刻环境下的电源管理和转换应用。 发表于:2011/9/1 在FPGA上建立一个UWB脉冲发生器 用大多数FPGA都可以实现一个数字UWB(超宽带)脉冲发生器。本设计可以创建一个两倍于FPGA时钟频率的脉冲信号。以前的设计要采用异步延迟,才能制造出所需频率的脉冲。不过该设计需要一只支持三态上拉的FPGA,如Xilinx公司的Virtex2。这种方案亦需要手工布局与布线。今天的FPGA都不支持三态上拉。 发表于:2011/9/1 <…355356357358359360361362363364…>