一种应用分段式电容阵列的20 MS/s 10-bit SAR ADC* | |
所属分类:技术论文 | |
上传者:zhoubin333 | |
文档大小:4686 K | |
标签: SAR ADC 分段式电容阵列 比较器校准 | |
所需积分:0分积分不够怎么办? | |
文档介绍:设计了一个10位分辨率,20 MS/s采样率的逐次逼近型模拟数字转换器(SAR ADC)。该电路通过采用分段式电容阵列设计,缩短了量化过程中高位电容翻转后所需要的稳定时间,从而提高了量化速度。此外,还提出了一种新颖、高效的比较器校准方法,以较低的成本实现了比较器失调电压的抑制。该ADC芯片基于180 nm CMOS工艺设计制造,核心面积为0.213 5 mm2。实际测试结果表明,在1.8 V电源电压、20 MS/s采样频率下,该ADC的信号噪声失真比(SNDR)达到了58.24 dB。 | |
现在下载 | |
VIP会员,AET专家下载不扣分;重复下载不扣分,本人上传资源不扣分。 |
Copyright © 2005-2024 华北计算机系统工程研究所版权所有 京ICP备10017138号-2