| 一种基于CPLD的编码器抗干扰电路设计 | |
| 所属分类:技术论文 | |
| 上传者:aet | |
| 文档大小:484 K | |
| 所需积分:0分积分不够怎么办? | |
| 文档介绍:在交流伺服系统中,准确可靠地获取编码器信号是整个闭环控制的关键;而编码器信号常受外界干扰,会产生误码脉冲,给伺服控制带来了偏差。在分析了增量式光电编码器的原理及误码产生原因、总结编码器信号处理方法后,设计了一种基于CPLD的具有编码器差分信号输入、误码滤除和鉴相功能的电路,提高了编码器信号检查的可靠性,并得到了很好的实际应用。具体分析了滤除误码原理,并给出了设计原理图和Quartus II下的仿真结果。 | |
| 现在下载 | |
| VIP会员,AET专家下载不扣分;重复下载不扣分,本人上传资源不扣分。 | |
Copyright © 2005-2024 华北计算机系统工程研究所版权所有 京ICP备10017138号-2