EDA与制造相关文章 光电转换电路的设计与优化 通过对光电转换电路的前置放大及主放大电路设计的详细分析研究,给出了电路放大、滤波、降噪等优化处理方法,实现了将有用信号从噪声中分离并输出的目的。对光电转换电路从原理设计到最终制板过程中影响其性能参数及稳定性的因素进行了深入的探讨,提出了对电路器件选择、排列、布线以及降噪等方法的选择标准和依据。 发表于:2011/4/23 Synopsys宣布提供经中芯国际65nm低漏电工艺芯片验证的DesignWare数据转换器IP 全球领先的半导体设计、验证和制造软件及知识产权(IP)供应商新思科技有限公司(Synopsys, Inc., 纳斯达克股票市场代码:SNPS)日前宣布:该公司所提供经芯片生产验证的DesignWareTM数据转换器IP,已被应用于中芯国际广受欢迎的65纳米低漏电(Low Leakage)工艺技术。这可帮助设计工程师更有效地提升其芯片的功率,并在集成设计上达事半功倍之效。Synopsys是第一家提供全面的高性能数据转换器IP解决方案产品组合的IP供应商。这些解决方案由高密度、低漏电工艺技术下的模/数转换器(ADC)和数/模转换器(DAC)组成。该DesignWare数据转换器IP定位于由电池供电的宽带无线通信(WiFi802.11n、LTE和WiMAX)和各种数字电视接收(CMMB和DVB)应用。 发表于:2011/4/21 基于系统芯片ZSU32的SoC芯片设计 本文针对中山大学ASIC设计中心自主开发的一款系统芯片ZSU32,以Synopsys公司的Design Compiler为综合工具,探索了对SoC芯片进行综合的设计流程和方法,特别对综合过程的时序约束进行了详细讨论,提出了有效的综合约束设置方案。 发表于:2011/4/21 芯原全面采用SpringSoft VERDI侦错系统实现数字IC与系统芯片验证 SpringSoft今天宣布,顶尖的世界级ASIC设计与半导体IP供货商芯原股份有限公司(以下简称芯原)选用Verdi™自动化侦错系统作为标准的侦错平台。屡获嘉奖的Verdi软件现已全面部署至芯原全球研发部门,作为设计调试的参考流程,大幅缩短侦错时间并加速先进技术制程中的复杂数字IC与系统芯片(SoC)功能验证。 发表于:2011/4/19 基于VHDL的旋转编码器接口电路的实现 用VHDL语言设计的增量式旋转编码器接口电路,实现了四倍频、双向计数的功能以及与单片机的接口。给出了在MAX Plus II环境下的VHDL源代码和时序仿真结果。本设计在角度测量、位移测量和高度测量等方面有广泛的应用价值。 发表于:2011/4/14 Simulink 验证工具符合 ISO 26262 标准 MathWorks将Simulink Verification and Validation和Simulink Design Verifier认证扩充到IEC Certification Kit 发表于:2011/4/14 宜扬科技采用SpringSoft Laker定制数字绕线器系统 SpringSoft宣布,其Laker™ 定制版图自动化系统与Laker定制数字绕线器更深入普及于内存芯片市场,成功地满足新一代设计的高效能、低功耗需求。该公司同时表示,宜扬科技 (Eon Silicon Solution Inc.,简称Eon)运用Laker解决方案,版图速度提升了3倍之多,大幅提高其生产力,因而晋身顶尖内存芯片公司之列。 发表于:2011/4/12 基于FPGA的移位寄存器流水线结构FFT处理器设计与实现 快速傅里叶变换(FFT)在雷达、通信和电子对抗等领域有广泛应用。近年来现场可编程门阵列(FPGA)的飞速发展,与DSP技术相比,由于其并行信号处理结构,使得FPGA能够很好地适用于高速信号处理系统。由于Altera等公司研制的FFT IP核,价钱昂贵,不适合大规模应用,在特定领域中,设计适合于自己领域需要的FFT处理器是较为实际的选择。 发表于:2011/4/12 MathWorks 发布 2011a 版 MATLAB 和 Simulink 产品系 MathWorks今日发布 2011a(R2011a) 版 MATLAB 和 Simulink 产品系列。该版本的核心在于引入了新一代的代码生成产品:MATLAB Coder、 Simulink Coder 和 Embedded Coder。R2011a 还更新了 80 种其它产品,包括 Polyspace嵌入式软件验证产品。 发表于:2011/4/8 MathWorks 直接从 MATLAB 语言引入自动 C 代码 MathWorks 今天宣布推出<http://www.mathworks.com/products/matlab-coder/> MATLAB Coder,该工具使设计工程师可以直接从其 <http://www.mathworks.com/products/matlab/>MATLAB 算法自动生成可读、可移植的 C 和 C++ 代码。使用此新产品可无需将MATLAB 算法代码手动转换为 C 和 C++ 代码来进行原型建立、实现和软件集成。这一自动化可形成更快、更高效的系统开发工作流程。 发表于:2011/4/8 用Multisim 仿真分析数据选择器的工作过程 介绍用Multisim 仿真软件分析数据选择器工作过程的方法, 即用Multisim 仿真软件中的字组产生器产生数据选择器的各个数据输入信号, 字组产生器的字组内容反映数据选择器不同数据输入端的输入情况, 用Multisim 中逻辑分析仪多踪同步显示数据选择器的各个数据输入信号及输出信号波形, 可直观描述数据选择器的数据选择的工作过程。所述方法的创新点是解决了数据选择器的工作波形无法用电子实验仪器进行分析验证的问题。 发表于:2011/4/7 数字基带传输系统的FPGA设计与实现 采用FPGA技术实现数字基带传输系统,包括编码器的设计与仿真、译码器的设计与仿真以及整个数字基带传输系统的设计与仿真。最后,在Altera公司的ACEX1K-EP1K30TC144-1芯片上加以实现。整个系统具有结构简单,性能稳定,有效性好,可靠性高等优点。 发表于:2011/4/7 基于OPNET的SCPS-NP协议仿真设计 要分析了空间数据系统咨询委员会(CCSDS,CONsultative Committee for Space Data SySTems)系列协议的特点。为了验证CCSDS 根据空间数据通信特点提出的一系列建议中的网络层建议(SCPS-NP,Space CommunicationsProtocol Specification—Network Protocol)的性能。通过OPNET 通信仿真软件进行建模,基本实现了SCPS-NP 协议要求的功能,对协议的性能进行了分析,对中国空间通信协议的发展方向提出了建议。 发表于:2011/4/7 Synopsys推出用于早期RTL探测的DC Explorer 全球领先的半导体设计、验证和制造软件及知识产权(IP)供应商新思科技有限公司(Synopsys, Inc., 纳斯达克股票市场代码:SNPS)日前宣布:其Galaxy™设计实现平台上又增加最新的工具DC Explorer,以显著加快高质量设计数据的开发速度。为了满足当前那些大规模集成的、拥有数百万实例的、“千兆级”的设计所面临的极具挑战性的进度要求,工程师们需要一种RTL探测解决方案,以确保他们能快速而高效地对不同的设计配置进行假设分析—甚至在设计数据完成之前就可进行 — 同时为实现流程创建一个更好的起始点。DC Explorer通过提供快出5倍的运行时间,以及与DC Ultra™ RTL综合10%的时序和面积关联度来解决了这个挑战。它也容忍不完整的设计数据,因此在设计流程的很早期就能指导高质量的RTL和约束条件开发,从而确保了一个高度融合的设计流程。不久前,在加利福尼亚圣何塞举行的Synopsys 用户大会 (SNUG™)上,用户们已概况介绍了DC Explorer在提升生产效率所带来的各种新的好处。 发表于:2011/4/6 基于逻辑组的快速宏布局方法 一般来说,逻辑块级设计平面布局的主要工作就是宏布局。传统上,我们初始宏布局可以之前平面布局模式为基础;布局时我们应考虑到 IO 连接,需要先了解宏与 IO 间逻辑关系,然后再将宏设置于相关 IO 的旁边;我们倾向于将宏设置于边界周围;我们想要将名称模式相似的宏设置在一起;我们会先运行布局(fix_cell)功能,然后再基于关键时序路径或拥塞来调整宏布局,而且我们还可以通过显示往返宏的飞线来观察宏和 STD(标准)单元的布局是否合理。 发表于:2011/4/2 <…475476477478479480481482483484…>