EDA与制造相关文章

基于FPGA的宽带数字信道化接收机的设计

现代电磁信号环境越来越复杂密集,要求电子战接收机必须具有很宽的处理带宽、高灵敏度、大动态范围、多信号并行处理和大量信息实时处理的能力。而数字信道化接收机不仅可以较好地满足上述要求,还可实现监视信道内信号的全概率截获。数字信道化过程是宽带数字接收机的核心,目前广泛采用基于多相滤波的数字信道化结构。这种结构先用高速的模数转换器(A/D)进行数据采样,得到的高速数据流经抽取降低数据速率后进入多相滤波器组,该滤波器组是由一个原型滤波器调制到多个支路。现场可编程门阵列(FPGA)中丰富的乘法器、锁存器及数字信号处理算法IP核等资源,可以非常灵活地实现宽带数字信道化接收处理算法。本文采用基于多相滤波器的结构实现了一种高效高速的宽带数字信道化接收机,并在Altera公司的EP3SE110F1152C4上综合实现,输出载频、相位信息。1信道化接收机的基础理论1.1信道划分为建立实信号多信道接收机的数学模型,首先,对实信号的数字谱作如下信道划分:式(1)中,ωk为第k信道的归一化中心角频率;K为划分信道数。图1给出对应k=8时,实信道的频谱分配情况。需要指出的是由于实信号的频谱是对称的,所以只有4个独立的信道。图1实信号的信道

发表于:2011/4/29

一无线模块的使用经验

无线模块的使用电路图,按照资料中说的,在没有发射的情况下,接收模块的DATA输出锻应该是0电平,但是我买的这个,没有发射信号时,接收机的DATA输出的是杂乱的0-5V变化的信号。开始以为是接收模块是坏的,后来换了一个后,还是一样的。把周围所有的电器关了以后,去掉干扰后,只有稳压电源和示波器,还是这样。但是把发射模块接上后,只要发射信号(方波)时,接收机就没有杂波了,而且是所发射的方波。去掉发射信号(方波)后,大约过1-2秒,接收机又有杂波了。我做的是PC机和89C52的串行通信,因为杂波的存在,单片机总是在检测串口中断,很烦人。不知道是什么原因,那为大侠能帮帮我出谋划策吗?不是感激!!!其实最初我对这款模块的确没有抱多大的希望,体积就那么一点,就那么几个零件,它能够准确的传输数字信号?通过实践,觉得效果不是想象的那么糟。对于这个模块,我觉得要注意以下几点:电源是很重要的,纹波较大的电源绝对不能使用,这点对于接受很重要,接收模块单独使用一个78L05供电。其次,它与单片机的隔离要做好,不然它会受到单片机时钟倍频的影响,甚至没有输出信号。还有就是它的天线要连接好。最好是使用小的拉杆天线。导码很重要的,我在使用时,

发表于:2011/4/23