头条 ST宣布中国本地造STM32微控制器已开启交付 3 月 23 日消息,意法半导体(ST)今日宣布,中国本地制造的 STM32 通用微控制器现已开启交付。首批由华虹宏力代工的意法半导体 STM32 晶圆产品已陆续发货给国内客户。这一里程碑标志着意法半导体全球供应链战略的重大进展。公司计划 2026 年将有更多 STM32 产品系列(包括高性能、安全及入门级的微控制器)实现本地量产。 最新资讯 影响FPGA设计中时钟因素的深入探讨 时钟是整个电路最重要、最特殊的信号,系统内大部分器件的动作都是在时钟的跳变沿上进行,这就要求时钟信号时延差要非常小,否则就可能造成时序逻辑状态出错;因而明确FPGA设计中决定系统时钟的因素,尽量较小时钟的延时对保证设计的稳定性有非常重要的意义。 发表于:2011/12/28 基于Camera Link接口的图像压缩解压缩系统设计 应用Altera公司的StratixTMII系列FPGA EP2S30F484I5芯片和基于Camera Link接口的数码相机CV-A10CL,设计实现了对高分辨率黑白数字图像进行拆分压缩、解压缩及PCI总线接入拼接恢复的系统。系统分为数码相片压缩单元、数码相片解压缩单元和基于MFC的图像拼接恢复程序。数码相片压缩单元完成对来自相机Camera Link接口数据的接收、缓存、图像数据压缩并发送,数码相片解压缩单元完成对接收到的已压缩的图像数据进解压缩,并将解压缩后的图像数据通过PCI总线传输至PC上显示。 发表于:2011/12/28 H.264/AVC High Profile视频编码中自适应变换模块的设计 提出了一种可配置的整数变换运算单元并将其用于H.264/AVC High Profile视频编码器的自适应变换模块中。通过变换类型信号的配置,该变换单元可以完成相应的变换操作。本设计采用Altera公司的Cyclone II系列FPGA进行实现和验证,布局布线后的最大工作频率为63 MHz,采用4个可配置变换单元的变换模块,可以满足HD1080P@50帧/s视频的实时编码要求。 发表于:2011/12/28 FPGA+CPU:下一代嵌入式系统 深亚微米时代,处理器和FPGA跟随摩尔定律沿着各自的路径向前发展,少有交集。处理器不断加强运算能力,并充分利用新增加的并且越来越小的晶体管不断完善外围功能,走上单片集成的道路。FPGA则通过工艺技术的进步增大自身容量降低功耗,把预处理运算、接口电路等吸收进了FPGA。 发表于:2011/12/27 基于CPLD和单片机的任意波形发生器设计 在电子工程设计与测试中,常常需要一些复杂的、具有特殊要求的信号,要求其波形可任意产生,频率方便可调。通常的信号产生器难以满足要求,市场上出售的任意信号产生器价格昂贵。 发表于:2011/12/27 华润上华超高压700V BCD系列工艺成功实现量产 华润微电子旗下的华润上华科技有限公司(后简称“华润上华”)近日宣布其超高压700V BCD系列工艺成功实现量产。自2010年华润上华在国内首家推出第二代硅基700V BCD工艺后,通过与客户的密切合作,700V BCD系列工艺在2011年底成功实现量产。这是华润上华在超高压工艺领域卓越研发能力和量产能力的体现,增强了华润上华在BCD工艺平台的核心竞争力。 发表于:2011/12/27 用CPLD和外部SRAM构成大容量FIFO的设计 随着数字电视技术的进一步成熟,在视频服务器方面,利用支持软件丰富、运算速度不断提高、具有较高性能价格比的微机来代替昂贵的专用设备实现数字视频码流的复用具有一定的实际意义,但是一般的桌面操作系统定时不够精确、处理大量并发任务效率不高以及突发传送等问题影响了复用后码流的质量,为了保证复用后的码流可以均匀平滑地传送到调制器,还考虑到微机的工作效率,就需要用FIFO来进行码流的缓冲。如果FIFO的容量足够大,微机就可以通过DMA方式一次发送大量的数据,最后再经过FIFO的缓冲,按照预设频率均匀送出。 发表于:2011/12/27 FPGA设计经验之边沿检测 在一个时钟频率16MHz的同步串行总线接收电路里,串行总线波特率为1Mbps。在串行总线的发送端是在同步时钟(1MHz)的上升沿输出数据,在接收端在同步时钟的下降沿对输入数据进行接收采样。在这个接收电路里检测同步时钟的下降沿是必不可少的。假设主时钟-clk,同步时钟-rck,同步数据-data。 发表于:2011/12/26 英特尔深入探讨3D晶体管、Ultrabook关键技术细节 在本周于旧金山召开的英特尔开发者大会(IDF)中,英特尔将再揭示其采用三栅极(tri-gate)3D晶体管技术的22nm元件细节,并进一步说明超轻薄笔电(Ultrabook)的超薄、超低功耗设计概念。 发表于:2011/12/24 一种基于以太网加载FPGA和DSP的实现方法 介绍了脱离仿真器直接使用外部计算机通过网口进行程序代码加载的基本原理, 讨论分析了网络接口、FPGA接口和HPI接口的访问控制等关键技术。详述了在包含CPU、FPGA和DSP的复杂系统设计方案中基于以太网加载FPGA和DSP的实现。该技术在系统工程化的应用中具有很好的前景。 发表于:2011/12/23 <…326327328329330331332333334335…>