头条 ST宣布中国本地造STM32微控制器已开启交付 3 月 23 日消息,意法半导体(ST)今日宣布,中国本地制造的 STM32 通用微控制器现已开启交付。首批由华虹宏力代工的意法半导体 STM32 晶圆产品已陆续发货给国内客户。这一里程碑标志着意法半导体全球供应链战略的重大进展。公司计划 2026 年将有更多 STM32 产品系列(包括高性能、安全及入门级的微控制器)实现本地量产。 最新资讯 基于Virtex5的Gbps无线通信基站设计 LTE、IMT-Advanced等未来移动通信系统要支持大量的宽带用户和极高的空中接口速率,使用MIMO、OFDM、LDPC等复杂的通信信号处理算法,具有动态可重配置、计算资源动态调度能功能,对基站的计算处理和互连提出了极高的要求。以单平台多系列的Virtex-5系列FPGA为核心设计的Gpbs无线通信基站,采用基于交换的互连和分组的数据传输机制,可以验证各种未来无线通信所使用的算法与技术,实现Gbps的无线传输通信。 发表于:2011/4/4 基于FPGA的8PSK软解调的研究与实现 由于LLR 算法具有较高的运算复杂度,不易于硬件实现,而经过简化的MAX 算法由于避免了指数和对数运算,大大降低运算复杂度,只需进行加减法和少数乘法运算,适合于硬件实现。该设计通过MATLAB 与VHDL 仿真对照,验证了MAX 软解调算法硬件设计的准确性,同时将该模块与LDPC 译码模块级联,在具体的FPGA 芯片上运行,利用片上分析仪Chipscope 进一步验证设计的可行性。 发表于:2011/4/4 基于FPGA的VGA显示控制器的设计 该显示控制器是基于Xilinx公司的Spartan-IIE系列FPGA XC2S300E-6-PQ208C设计实现的。此FPGA逻辑资源丰富,其内有30万个系统门,6912个逻辑单元(LC),1536个可配置逻辑快(CLB),64Kbit的块RAM,146个可用的I/O口,4个数字延迟锁相环(DLL)。块RAM可实现大量数据的内部存储,延迟锁相环可对时钟进行管理,可自动调整并消除输入时钟与FPGA内部时钟之间的相位偏移,同时还可实现对时钟的分频、倍频和移相。 用于帧缓存的两个SDRAM 的型号为HY57V281620HCST,此SDRAM 为Hynix公司生产的高速存储器,其内有四个Bank,每个Bank的存储空间为2M×16bit,可应用于需存储大量数据的场合。 发表于:2011/4/4 安森美半导体180 nm工艺技术嵌入Sidense的1T-OTP存储器 领先的逻辑非易失性存储器(LNVM)一次性可编程(OTP)存储器知识产权(IP)内核开发商Sidense与应用于高能效电子产品的首要高性能硅方案供应商(ON Semiconductor,美国纳斯达克上市代号:ONNN)宣布,Sidence已将其180纳米(nm) OTP存储器SLP产品线移配到安森美半导体的180 nm数字及混合信号技术平台ONC18。 发表于:2011/4/2 FPGA为你免除微控制器停产的后顾之忧 汽车制造商收到了这样一张通知,被告知投资多年开发的,原本计划还将生产10年的微控制器将要停产,而自己还正在使用这款器件,没有什么比这再糟糕的事了。在过去几年里,半导体供应商在整合和削减产品线时,有几款曾经流行一时的微控制器和微处理器已被要求停产。 发表于:2011/4/1 Altera Stratix V FPGA荣获《电子技术应用》杂志 2010年度最佳产品奖 Altera公司(NASDAQ: ALTR)今天宣布,Stratix® V FPGA荣获《电子技术应用》(AET中国)杂志可编程逻辑类的“2010年度最佳产品奖”。“最佳产品奖”旨在表彰对系统设计领域创新贡献最大的技术。 发表于:2011/4/1 一种基于SoPC的FPGA在线测试方法 摘要:针对Altera公司现有FPGA在线测试方法无法适应大批量测试/激励数据自动传输的情况,论文提出了一种基于SoPC的FPGA在线测试方法,该方法采用NiosII控制数据传输过程、DMA协助数据传输、FIFO作为数据暂存,采用 发表于:2011/4/1 基于FPGA的8085A CPU结构分析 现场可编程门阵列FPGA 门数众多,人们可以将合适的IP软核或其他形式的核作为嵌入式模块装在自己的设计中。但通常IP软核需要门数较多的FPGA 器件支持,作为学习来说的FPGA 芯片往往资源有限,需要节约FPGA 的成本与面积; 并且没必要实现所有功能, 只要做出关键部分及重要结构,明白其运行机理,又能与真实的CPU 紧密相联即可。实验箱上采用的FPGA 芯片为Altera 公司的EPF10K20TC144- 4。这里以Inte l的8085A 为例来说明8位计算机的工作原理。 发表于:2011/4/1 基于FPGA芯片和频率合成器ADF4360-4的GPS信号源 频率合成器是发射系统和接收系统中的核心器件,采用相位负反馈频率控制技术,具有良好的窄带载波跟踪性能和带宽调制跟踪性能,为系统上、下变频提供本振信号,对相位噪声和杂散具有很好的抑制作用,通过锁相频率合成技术实现的频率源已经在雷达、通信、电子等领域得到了广泛应用。 本文以GPS信号源设计为参考,介绍ADI公司的频率合成器ADF4360-4在GPS信号源设计中的典型应用。 发表于:2011/4/1 莱迪思和HELION TECHNOLOGY发布了适用于LatticeECP3 FPGA系列的压缩和加密IP核 莱迪思半导体公司(NASDAQ: LSCC)和Helion Technology今日宣布一系列适用于LatticeECP3™ FPGA系列的压缩和加密的IP核现已上市。该系列具有有效载荷压缩系统核,提高了有限信道带宽的利用率,因此非常适合微波回程应用、宽带无线接入适用于802.16e(WiMAX)以及潜在的其他多链路多输入-多输出(MIMO)应用中的使用。在LatticeECP3器件中,IP核可以从500Mbps无缝扩展至超过3Gbps,并可用于典型的网络应用中的第2层或第3层。IP核采用了非常强大和成熟的LZRW无损压缩算法,它已经由Helion的客户量产使用了超过五年以上。 发表于:2011/3/31 <…417418419420421422423424425426…>