头条 ST宣布中国本地造STM32微控制器已开启交付 3 月 23 日消息,意法半导体(ST)今日宣布,中国本地制造的 STM32 通用微控制器现已开启交付。首批由华虹宏力代工的意法半导体 STM32 晶圆产品已陆续发货给国内客户。这一里程碑标志着意法半导体全球供应链战略的重大进展。公司计划 2026 年将有更多 STM32 产品系列(包括高性能、安全及入门级的微控制器)实现本地量产。 最新资讯 基于FPGA的交流电动机伺服控制系统的设计 提出了一个基于FPGA的交流电动机伺服控制系统的设计方案。该伺服控制系统利用SPWM原理进行控制,通过驱动三相逆变器,从而达到控制三相交流电动机转速的目的。实验结果验证了该交流电动机伺服控制系统的可行性。 发表于:2009/9/24 打破垄断,FPGA市场冲出本土黑马 全球FPGA市场近年来一直都处于非常稳定的竞争态势,不过这种状态可能很快就要被一家叫做Agate Logic的中国公司打破了。有鉴于中国市场的快速成长、FPGA本身在半导体产业链中的独特作用、中国政府的大力支持,并凭借完全自主知识产权的APGA (Adaptational Programmable Gate Array,普适可编程门阵列) 以及由此带来的独创CSoC产品形态,这家企业相信,他们将会在FPGA市场上大有作为。 发表于:2009/9/23 FPGA行业引爆点 赛灵思人才先行 5月22日,“北工大——赛灵思软件工程(嵌入式系统方向)应用人才联合培养模式创新实验区”开园仪式在北京工业大学逸夫图书馆举行,赛灵思“第二届开放源码硬件及嵌入式大赛”开幕仪式及国际学术交流活动同期举行。本人就“人才联合培养创新实验区及开源设计大赛”的相关问题采访了北京工业大学副校长侯义斌教授、赛灵思亚太区销售及市场副总裁杨飞先生、赛灵思全球研究实验室兼全球大学计划高级总监Patrick Lysaght、赛灵思大学计划中国区经理谢凯年博士。 发表于:2009/9/21 Altera荣赢中国电子报“通信市场最佳表现奖” 厂商新闻,站点首页,资讯,EDA及可编程 发表于:2009/9/17 2009年:FPGA的秀场 在全球经济的“冬天”,特别在半导体行业持续下滑的情况下,FPGA行业却喜事连连。作为FPGA的两大巨头,我想:Xilinx与Altera在“可编程技术势在必行(Xilinx CEO Moshe Gavrielov语:the programmable imperative)”有关整个行业的发展趋势这种方向性的问题上是没有分歧的。只不过其中一家似乎以FPGA创始人的身份担当起了整个行业的发言人角色。 发表于:2009/9/16 开源硬件大赛战鼓擂动 海峡两岸同台竞技 5月22日,赛灵思“第二届开放源码硬件及嵌入式大赛”开幕仪式与“北工大---赛灵思软件工程(嵌入式系统方向)应用人才联合培养模式创新实验区”开园仪式同期举行,由北京工业大学副校长蒋毅坚和赛灵思大学计划中国区经理谢凯年博士一起擂响战鼓。 发表于:2009/9/16 SpringSoft强化欧洲营运 扩展管理与技术应用团队 2009年9月8日英格兰纽伯里 — 专业IC设计软件全球供货SpringSoft(SpringSoft, Inc.)今天宣布,ISS Group与Transfer B.V.即将在北欧与荷比卢地区经销SpringSoft验证强化与全定制芯片设计解决方案。总部位于瑞典的ISS将担任SpringSoft Novas?验证强化产品的北欧经销商,涵盖VerdiAutomated Debug、Siloti? Visibility Automation与Certitude? Functional Qualification产品。Transfer B.V.总部位于荷兰,将专注于荷比卢市场(比利时、荷兰与卢森堡)配销SpringSoft的Laker?全定制IC设计与Novas验证强化产品。 发表于:2009/9/9 用FPGA实现优化的指纹识别预处理算法 在选取较优化的指纹识别预处理算法的基础上,根据算法的结构选取具有并行处理、低功耗、速度快等特点的FPGA作为实现算法的基本器件。由于用FPGA实现复杂算法较传统器件从思考角度和实现方向上都有很大区别,所以本次设计从新的方向来完成传统的指纹处理的设计。实际结果表明FPGA基本达到了设计的最初要求。 发表于:2009/9/9 卫星定位接收机载波跟踪的设计与实现 介绍了卫星定位接收机载波跟踪部分的设计和实现。在对比分析了载波频率跟踪(FLL)和载波相位跟踪(PLL)各自优点的基础上,提出一种易于通过FPGA实现的二阶FLL和三阶PLL相结合的载波跟踪方法。硬件实现采用Altera Cyclone II FPGA中的EP2C70。对该模块的Verilog硬件描述语言编程方法也进行了详细说明。实验测试结果表明该设计可以很好地满足动态性能和跟踪精度的要求。 发表于:2009/9/9 截短Reed-Solomon码译码器的FPGA实现 提出了一种改进的BM算法,并在此基础上提出了一种大量采用并行结构的截短RS码译码器的实现方式。验证表明,该算法能显著提高基于FPGA的RS译码器的速度并简化其电路结构。 发表于:2009/9/9 <…500501502503504505506507508509…>