头条 ST宣布中国本地造STM32微控制器已开启交付 3 月 23 日消息,意法半导体(ST)今日宣布,中国本地制造的 STM32 通用微控制器现已开启交付。首批由华虹宏力代工的意法半导体 STM32 晶圆产品已陆续发货给国内客户。这一里程碑标志着意法半导体全球供应链战略的重大进展。公司计划 2026 年将有更多 STM32 产品系列(包括高性能、安全及入门级的微控制器)实现本地量产。 最新资讯 Cadence推出首个TLM驱动式设计与验证解决方案提升基于RTL流程的开发效率 最新资讯,站点首页,资讯,嵌入式系统,EDA及可编程 发表于:2009/8/11 Altera发布无线基站和远程射频前端设计CPRI v4.1 IP内核 最新资讯,站点首页,资讯,EDA及可编程 发表于:2009/8/10 宏力半导体发布0.13微米嵌入式闪存制程 新器件,站点首页,芯片,EDA及可编程 发表于:2009/8/10 MIPS公开源代码,推动Android 进入数字家庭 厂商新闻,站点首页,资讯,MCU/DSP,嵌入式系统,EDA及可编程 发表于:2009/8/7 基于SOPC的JPEG2000编码器设计 为了满足网络及多媒体领域的应用,JPEG2000的硬件实现具有重要意义。本文提出了一种改进的行式二维小波变换器结构,设计了位平面并行的位平面编码器和四级流水线结构的算术编码器,并将其整合于一个SOPC中,实现了JPEG2000编码系统。整个设计通过Altera公司Stratix II系列的EP2S60F1020C5平台验证,在最高时钟频率98MHz下能达到编码分辨率512*512 灰度图像52frame/s的速度,满足了实时编码的要求。 发表于:2009/8/7 基于Avalon总线的8051MCU IP核的设计 本文设计了一款基于Avalon总线的8051MCU IP核。它支持MCS-51指令集,优化内部的结构,通过采用流水线技术、指令映射技术、指令预取技术、微代码技术等极大的提高了IP核的工作速度,使IP核在100MHz时钟下,能够单周期执行一条指令。本设计使用Modelsim软件完成了功能仿真和时序仿真,并在以Altera 公司的Cyclone II FPGA芯片为核心的DE2开发板上完成了硬件验证。 发表于:2009/8/7 一种低存储高速并行小波变换算法的FPGA实现 小波变换是一种自适应的时频分析方法,具有多分辨率的特性,广泛应用于调和分析、图像处理、雷达探测等领域,是最新静态图像压缩标准JPEG2000的核心算法之一。变换本身是一个计算密集型的过程,因此研究该算法的VLSI实现具有极大意义。本文在Altera公司的低成本、高密度Cyclone II系列FPGA上,实现了小波变换的VLSI架构设计,最大化减少了算法对片内存储器的需求,降低了功耗。由于设计能够对图像同时进行行列变换,系统处理速度快,为图像实时处理提供了基础。 发表于:2009/8/7 基于FPGA的实时声源定位 提出了利用2个麦克风基于FPGA的声源定位的方法。具体通过基于相位变换改进的互相关方法成功在低信噪比(10 dB)的噪声环境下完成声源定位。利用同样的算法和硬件结构,可以在1片FPGA芯片上实现5组并行的时域处理的系统,而且每个麦克风的功耗只有77 mW~108 mW。 发表于:2009/8/5 Altium加快其软件更新步伐 按需和其它新增许可选项,及实时链接等最新特性和增强功能使Altium Designer如虎添翼 厂商新闻,站点首页,资讯,EDA及可编程 发表于:2009/8/3 EDA是否在半导体产业生态系中拿到了应得的一份? 多方视点,站点首页,资讯,EDA及可编程 发表于:2009/8/3 <…505506507508509510511512513514…>