首页
新闻
业界动态
新品快递
高端访谈
AET原创
市场分析
图说新闻
会展
专题
期刊动态
设计资源
设计应用
解决方案
电路图
技术专栏
资源下载
PCB技术中心
在线工具库
技术频道
模拟设计
嵌入式技术
电源技术
可编程逻辑
测试测量
通信与网络
行业频道
工业自动化
物联网
通信网络
5G
数据中心
信息安全
汽车电子
大学堂
期刊
文献检索
期刊投稿
登录
注册
首页
资源下载
模拟设计
正文
北斗导航系统的应用前景和案例展示
2025中国西部微波射频技术研讨会
点击进入变压器测试专题
点击进入忆阻器测试专题
基于Innovus改善芯片绕线资源的电源网络布线方法
所属分类:
技术论文
上传者:
wwei
文档大小:
4163 K
标签:
物理设计
单元密度
电源规划
所需积分:0分
积分不够怎么办?
文档介绍:
随着集成电路的集成度越来越高,芯片的面积越来越小,芯片内单元密度会随之增加,这将为芯片的后端物理设计带来诸多的挑战。其中芯片面积的减小直接影响布线资源,导致布线拥塞,以此造成芯片线路无法绕通以及时序和串扰的问题。提出了一种改进的电源网络的布线方法,极大提升了信号线的走线空间利用率,有效解决了高集成度芯片的短路问题。
现在下载
VIP会员,AET专家下载不扣分;重复下载不扣分,本人上传资源不扣分。
活动
MORE
《集成电路应用》杂志征稿启事
【热门活动】2025年基础电子测试测量方案培训
【技术沙龙】可信数据空间构建“安全合规的数据高速公路”
【下载】5G及更多无线技术应用实战案例
【通知】2025第三届电子系统工程大会调整时间的通知
Copyright © 2005-
2024
华北计算机系统工程研究所版权所有
京ICP备10017138号-2