头条 使用有安全保障的闪存存储构建安全的汽车系统 在现代汽车嵌入式系统中,高度安全的数据存储是必不可少的,尤其是在面对日益高明的网络攻击时。本文将介绍设计师正确使用闪存的步骤。 最新设计资源 引入云计算 12306售票系统将优化[通信与网络][其他] 中国铁道部13日披露,新一代客票系统的规划和设计已经启动。包括即将引入云计算技术,以科学成熟的体系架构为基础,构建支撑超大规模并发交易、海量数据存储、灵活扩展、兼容性良好、安全可靠高效的综合信息系统。 发表于:1/23/2012 基于CH372芯片的USB通信系统软硬件设计[通信与网络][其他] " />基于CH372芯片的USB通信系统软硬件设计-单片机-电子工程世界网<link href="http://1.eewimg.cn/favicon.ico" rel="shortcut icon 发表于:1/23/2012 基于FLASH的嵌入式存储系统设计[通信与网络][其他] 1 引言 FLASH(闪速存储器)作为一种安全、快速的存储体,具有体积小、容量大、成本低、掉电数据不丢失等一系列优点,已成为嵌入式系统中数据和程序最主要的载体。由于FLASH在结构和操作方式上与硬盘、E2ROM等其他存储介质有较大区别,使用FLASH时必须根据其自身特性,对存储系统进行特殊设计,以保证系统的性能达到最优。 2 FLASH的特点FLASH是一种非易失性存储器NVM(Non-Volatile Memory),根据结构的不同可以将其分成NOR FLASH和NAND FLASH两种。但不管哪一种都具有如下特点: (1)区块结构FLASH在物理结构上分成若干个区块,区块之间相互独立。比如NOR FLASH把整个Memory分成若干个Sector,而NAND FLASH把整个Memory分成若干个Block; (2)先擦后写由于FLASH的写操作只能将数据位从1写成0,不能从0写成1,所以在对存储器进行写入之前必须先执行擦操作,将预写入的数据位初始化为1。擦操作的最小单位是一个区块,而不是单个字节。 (3)操作指令除了NOR FLASH的读,FLASH的其它操作不能像RAM那样,直接对目标地址进行总线操 发表于:1/23/2012 基于DSP的触摸式MP3播放器的设计[通信与网络][其他] 文章标题:基于DSP的触摸式MP3播放器的设计。中国IT实验室嵌入式开发频道提供最全面的嵌入式开发培训及行业的信息、技术以及相关资料的下载. 发表于:1/23/2012 西门子PLC构成PROFIBUS网络原理及应用[通信与网络][其他] 笔者将以S7-400HPLC为例,结合其在铁路信号中的应用,探讨实现PROFIBUS-DP/MPI网络系统原理和方法。 发表于:1/23/2012 一种远程无钥匙系统(RKE)的方案设计[通信与网络][其他] 当今70%的汽车商选用RKE(RemoteKeylessEntry,远程无钥匙进入)系统,或将其作为一个标准。RKE系统主要由按键... 发表于:1/23/2012 FPGA/EPLD的自上而下设计方法[通信与网络][其他] FPGA/EPLD的自上而下(Top-Down)设计方法: 传统的设计手段是采用原理图输入的方式进行的,如图1所示。通过调用FPGA/EPLD厂商所提供的相应物理元件库,在电路原理图中绘制所设计的系统,然后通过网表转换产生某一特定FPGA/EPLD厂商布局布线器所需网表,通过布局布线,完成设计。原理图绘制完成后可采用门级仿真器进行功能验证。 图1:传统的设计手段与Top-Down设计工具的比较 然而,工程师的最初设计思想不是一开始就考虑采用某一FPGA/EPLD厂商的某一特定型号器件,而是从功能描述开始的。设计工程师首先要考虑规划出能完成某一具体功能、满足自己产品系统设计要求的某一功能模块,利用某种方式(如HDL硬件描述语言)把功能描述出来,通过功能仿真(HDL仿真器)以验证设计思路的正确性。当所设计功能满足需要时,再考虑以何种方式(即逻辑综合过程)完成所需要的设计,并能直接使用功能定义的描述。实际上这就是自顶而下设计方法。 与传统电原理图输入设计方法相比,Top-Down设计方法具体有以下优点: 1、完全符合设计人员的设计思路,从功能描述开始,到物理实现的完成。 2、功能设计可完全独立于物 发表于:1/23/2012 GPS时钟发生器技术方案[通信与网络][其他] 电力系统、CDMA2000、DVB、DMB等系统中,高精度的GPS时钟发生器(GPS同步时钟)对维持系统正常运转有至关重要的意义。 发表于:1/23/2012 基于MAX16031系统管理器的在线编程设计[通信与网络][其他] MAX16031就是一种基于EEPROM的系统监控电路,可监测8路电源电压,提供3路温度检测和1路电流监测;每个监测参数与4个不同门限相比较,多路故障指示输出可配置在不同条件下触发报警。这里以MAX16031为核心,配以相应的辅助电路和灵活的软件设计,通过I2C总线来实现基于MAX16031的实时监控在线编程功能。 发表于:1/23/2012 捷通华声语音合成技术助力汽车导航[通信与网络][其他] 随着汽车工业的发展和私家车保有量的增加,越来越多的人选择自驾出行,自驾出行已逐渐成为一种强大的趋势。穿梭 ... 发表于:1/23/2012 基于MPC860与STl6C654的串行通信设计[通信与网络][其他] 基于MPC860与STl6C654的串行通信设计,针对嵌入式服务器、局域网需要与串行口通信的要求,提出基于MPC860与STl6C654的设计方法。采用MPC860与STl6C654作为主要器件进行电路连接,采用嵌入式实时多任务操作系统VxWorks开发程序,实现串口数据包的异步收发。进行单通道每秒20次连续收或发5字节实验,无丢失包。该设计已成功应用于网络设备开发中。 发表于:1/23/2012 一种多体制通信时间同步算法及其FPGA实现[通信与网络][其他] 引 言 随着通信技术的快速发展,无线通信体制呈现多样化趋势,各种通信系统之间互不兼容、升级能力有限等问题越来越突出。为了有效解决上述问题,清华大学无线与移动通信技术研究中心在承担 发表于:1/23/2012 基于ARM的系列处理器介绍[通信与网络][其他] 一、引言作为Soc(System On Chip)的典型应用,和持电话、机顶盒、数码像机、GPS、个为数字助理以及因特网设备等产品的市场需求越来越大。目前,基于ARM的处理器以其高速度、低功耗等诸多优异的性能而成为上述各类产品中选用较多的处理器。二、ARM内核ARM内核分为ARM7、ARM9、ARM10以及StrongARM等几类。其中每一类又根据其各自包含的功能模块而分成多种构成在ARM内核中有四个功能模块可供生产厂商根据不同用户的不同要求来配置生产。这四个模块分别用T、D、M和I来表示。T:表示Thumb,该内核可从16位指令集扩充到32位ARM指令集。D:表示Debug,该内核中放置了用于调试的结构,通常它为一个边界扫描JTAG,可使CPU进入调试模式,从而可方便地进行断点设置、单步调试。M:表示Multiplier,是8位乘法器。I:表示EmbeddedICE Logic,用于实现断点观测及变量观测的逻辑电路部分,其中的TAP控制器可接入到边界扫描链。ARM7ARM7 采用ARMV4T(Newman)结构,分为三级流水,空间统一的指令与数据Cache,平均功耗为0.6mW/MHz,时钟速度为66MHz 发表于:1/23/2012 基于DSP芯片PNX1501的NandFlash在线烧录系统[嵌入式技术][其他] 随着电子产品市场的不断扩大,闪存器无疑将获得极大的增长。这种增长在很大程度上取决于存储器的非易失性、低功耗、高密度和重量轻等特点。多项优点集于一身使得闪存器在移动电子和嵌入式领域中得到了极大的应用。 发表于:1/23/2012 如何采用FPGA协处理器实现算法加速[可编程逻辑][其他] 当今的设计工程师受到面积、功率和成本的约束,不能采用GHz级的计算机实现嵌入式设计。在嵌入式系统中,通常是由相对数量较少的算法决定最大的运算需求 发表于:1/23/2012 «…1446144714481449145014511452145314541455…»