数据中心最新文章 菜鸟顺丰隔空“互怼”,想共赢就不能伤害用户利益 互联网的本意是互联互通,若数据争夺之下人为制造割裂、树立壁垒,那是反“互联”之道而行之,到头来,还会损害用户利益。 发表于:2017/6/5 中兴被指通过外包方式向美国安全部门提供产品 据美国新闻网站《华盛顿自由灯塔》报导,中国最大的电信设备生产商之一—中兴通讯一直以外包方式通过第三方向美国政府负责国家安全的部门销售电信产品,对美国国家安全构成威胁。 发表于:2017/6/2 基于Director的数字出版物的设计与制作 以环球旅游之欧洲为主题,通过Photoshop、Flash等软件对文字、图片、音视频进行处理,之后介绍了利用 Director制作数字出版物的整个流程。 发表于:2017/5/27 从李世石到柯洁 AlphaGo有哪些演进 世界排名第一的柯洁,曾认真研究了一年多AlphaGo喜欢的三三式;在这一年多,AlphaGo则从第18代迭代为第60代。这些表象背后,人工智能深度学习能力经历了怎样的演进? 发表于:2017/5/25 SMT-PAAG下的Harris角点检测与匹配算法 结合多核处理器SMT_PAAG的平台特性,实现基于数据并行和任务并行的Harris角点检测与匹配算法。在SMT-PAAG仿真器上对其算法进行验证,根据加速比和效率两个性能指标对实验结果进行分析,结果表明SMT-PAGG上Harris角点检测与匹配算法的并行化实现效果显著。 发表于:2017/5/25 AlphaGo胜柯洁使用的是谷歌的TPU芯片 日前,去年击败世界围棋第一人李世石,由谷歌收购的DeepMind开发的围棋AI—AlphaGo移师中国,再战目前等级分排名世界第一的中国棋手柯洁九段,且率先拿下一局暂时领先的消息再次引发了业内对于AlphaGo的关注。那么问题来了,AlphaGo缘何如此的“聪明”和超乎人类的思考和反应能力? 发表于:2017/5/24 FBMC系统中原型滤波器的迭代设计算法 基于滤波器组的多载波系统的整体性能完全由一个原型滤波器决定,例如频率选择特性、符号间干扰和信道间干扰。为构建近似完全重构的多载波系统,提出了一种迭代算法来设计原型滤波器。该算法将设计问题归结为一个无约束的优化问题,其目标函数为符号间干扰、信道间干扰以及原型滤波器阻带能量的加权和。通过推导目标函数的梯度向量和海森矩阵,采用修正牛顿算法来迭代优化原型滤波器,每次迭代更新中,原型滤波器都是通过闭合公式求解,因此算法的计算复杂度很低。仿真实验表明, 与已有的设计算法相比,所提出的算法提高了系统的整体性能。 发表于:2017/5/22 微软建立首批非洲数据中心 微软宣布在非洲建立它的首批数据中心,这标志着它的云服务发展达到了一个新的里程碑。 发表于:2017/5/19 国民技术自主研发RCC技术正式成为手机支付国标 国民技术5月18日发布公告,根据国家标准委的公告,以公司为主,自主创新研发的基于2.45GHz RCC(限域通信)手机支付相关技术,正式成为手机支付国家标准,实施日期为2017年12月1日。 发表于:2017/5/19 "WannaCry”勒索病毒席卷全球,记者演示中招过程 从12日开始,一款名为“WannaCry”的病毒席卷全球,其利用NSA黑客工具包中的“永恒之蓝”0Day漏洞,通过445端口(文件共享)在内网进行蠕虫式感染传播,如果用户没有及时安装Windows补丁,这个病毒基本上处于无解状态。 发表于:2017/5/16 嵌入式系统开发中五个设计驱动程序的方法 一个嵌入式应用软件都会在某些时候访问最底层的固件和进行一些硬件控制。驱动的设计和实施是确保一个系统能够满足其实时性要求的关键。 发表于:2017/5/16 NVIDIA发布Volta架构的“核弹”旗舰计算卡Tesla V100 在GTC 2017大上,NVIDIA正式发布了史上最强大的“核弹”--旗舰计算卡Tesla V100。Tesla V100是基于Volta架构的产品,内置了5120个CUDA单元,核心频率为1455MHz,搭载16GB HBM2显存,单精度浮点性能15 TFLOPS,双精度浮点7.5 TFLOPS,显存带宽900GB/s。此外,Tesla V100还增加与深度学习高度相关的Tensor单元,Tensor性能号称可以达到120 TFLOPS。 发表于:2017/5/11 清华大学首次实现具有225个存储单元的量子存储器实验 清华大学量子信息中心段路明研究组在量子信息领域取得重要进展,首次实现具有225个存储单元的原子量子存储器,将量子存储器存储容量的国际记录提高了一个多数量级。该成果的研究论文《225个存储单元的量子存储器的实验实现》(“Experimental realization of a multiplexed quantum memory with 225 individually accessible memory cells”)近日发表于《自然·通讯》(Nature Communications)。 发表于:2017/5/10 基于LUT的高速低硬件开销SHA-3算法设计 通过对SHA-3算法和查找表(Look-Up-Table,LUT)方法的研究,提出一种高速低硬件开销SHA-3算法设计方案。首先,该方案利用状态机实现SHA-3算法核心置换函数的轮运算,并结合LUT方法处理每轮运算的数据交换和数据存储;然后,采用硬件模块并行处理和存储单元共用的方式,提高SHA-3算法的速度、降低硬件开销。最后,在SMIC 65 nm CMOS工艺下设计SHA-3算法,DC综合后电路面积为65 833 μm2,在1.2 V电压下最高工作频率可达到150 MHz,功耗为2.5 mW。 发表于:2017/5/9 SM4算法在粗粒度阵列平台的并行化映射 粗粒度可重构密码阵列提供了大量并行的密码硬件资源,是针对多种分组密码算法硬件快速实现而设计的加速平台。该平台以提升性能和资源效率为目标对SM4算法进行了映射。在直接映射方案的基础上,使用合并操作和任务并行的思路提出了3种改进方案。实验结果表明,改进方案不同程度地发挥了阵列运算资源优势,吞吐率和资源使用效率有了大幅度提升。 发表于:2017/5/8 <…144145146147148149150151152153…>