头条 ST宣布中国本地造STM32微控制器已开启交付 3 月 23 日消息,意法半导体(ST)今日宣布,中国本地制造的 STM32 通用微控制器现已开启交付。首批由华虹宏力代工的意法半导体 STM32 晶圆产品已陆续发货给国内客户。这一里程碑标志着意法半导体全球供应链战略的重大进展。公司计划 2026 年将有更多 STM32 产品系列(包括高性能、安全及入门级的微控制器)实现本地量产。 最新资讯 基于FPGA的时钟频率同步设计与应用 文研究了一种可对频率进行动态调整的时钟,通过对时钟频率的动态修正,实现主从时钟频率的同步,进而实现时间同步。 发表于:2011/11/24 基于STWD100xP WTD嵌入式系统抗EMC技术[图] 随着嵌入式技术的发展,嵌入式系统对系统稳定性、可靠性、抗干扰性等要求逐渐增高。在此详细分析嵌入式系统EMC产生的原因和途径,在不增加CPU额外开销情况下,采用了意法半导体公司硬件看门狗集成电路STWD100,提高了系统可靠性和稳定性,并给出了STDW100与CPU应用原理图。实验证明,采用STDW100硬件看门狗使嵌入式系统具有很强的抗EMC能力,在实际应用中使系统具有相当高的可靠性和稳定性。 发表于:2011/11/24 基于NiosII的嵌入式网络通信系统 基于NiosII的嵌入式网络通信系统,1 引言 随着internet技术的发展,在许多领域都引起了飞跃性的变化。嵌入式系统应用领域中一个新的趋势就是开始在嵌入式设备上集成网络通信功能,比如网络监控、网络数据采集系统等,以便于通过网络与远程设备 发表于:2011/11/24 基于SPI复用配置的FPGA编程方法 本文介绍的是SPI Flash存储器的复用编程方法的实现。在应用程序不是很大时,可以使用此方法复用SPI Flash存储器,减少外围电路,但是配置时间较长。在不要求配置时间的基础上,可以考虑使用SPI配置模式。 发表于:2011/11/24 电磁兼容(EMC)元器件的正确选型和应用技巧 在复杂的电磁环境中,每台电子、电气产品除了本身要能抗住一定的外来电磁干扰正常工作以外,还不能产生对该电磁环境中的其它电子、电气产品所不能承受的电磁干扰。或者说,既要满足有关标准规定的电磁敏感度极限值要求,又要满足其电磁发射极限值要求。 发表于:2011/11/23 NiosⅡ系统Avalon总线PWM设计 本文通过在NiosⅡ嵌入式系统内部集成了基于Avalon总线的脉冲宽度调制(PWM)从外设,介绍了自定制Avalon设备的过程。将其应用在嵌入式智能小车监控系统,为采用Nios II处理器的开发者提供了一些方法和建议。 发表于:2011/11/23 采用NiosⅡ的电能质量监测系统解决方案 在电力系统的电能质量参数检测中,利用可编程逻辑器件的可在线编程特点和SoPC的技术优势,在FPGA中嵌入了32位NiosⅡ软核系统,探讨了处理谐波数据的FFT算法和硬件系统结构的设计,可实现对电能信号的采集、处理、存储与显示等功能,达到了实时系统的要求。 发表于:2011/11/23 基于FPGA的WALLACE TREE乘法器设计 本文根据FPGA内部标准单元结构,提出了一种改进的WALLACE TREE 6:4压缩器的新型逻辑结构,并用Xilinx提供的工具套件FPGA Edi-ter实现了该压缩器单元。结合乘法器在FPGA中的仿真表明,该结构的乘法器在提高系统的时钟频率和节省布局布线方面都有很大的优势。 发表于:2011/11/23 55nm创新工艺震动消费类终端ASIC设计服务市场 兼容65nm IP、功耗大幅降低堪比40nm,富士通半导体ASIC/COT业务部明年将推出两套创新的55nm工艺模型,对成本、上市时间和功耗极其敏感的消费终端ASIC设计意义重大 发表于:2011/11/22 基于MAXII570的高精度同步时钟信号在分布式录波器中的实现 同步时钟信号是分布式录波器系统任务顺利完成的关键。介绍一种利用可编程CPLD器件实现性能优良的分布式同步信号源。通过高度集成,将IRIG-B(DC)解码器以及系统的各种同步逻辑电路集成在一个MAXII570芯片中,构成一个高精度同步系统,从而达到最佳同步效果。 发表于:2011/11/22 <…332333334335336337338339340341…>