• 首页
  • 新闻
    业界动态
    新品快递
    高端访谈
    AET原创
    市场分析
    图说新闻
    会展
    专题
    期刊动态
  • 设计资源
    设计应用
    解决方案
    电路图
    技术专栏
    资源下载
    PCB技术中心
    在线工具库
  • 技术频道
    模拟设计
    嵌入式技术
    电源技术
    可编程逻辑
    测试测量
    通信与网络
  • 行业频道
    工业自动化
    物联网
    通信网络
    5G
    数据中心
    信息安全
    汽车电子
  • 大学堂
  • 期刊
  • 文献检索
期刊投稿
登录 注册

卫星多通道遥测选通电路抗串扰设计

卫星多通道遥测选通电路抗串扰设计[微波|射频][航空航天]

卫星多通道遥测选通电路抗串扰设计方案优化了级联方式多路开关电路,可以解决第一级多路开关同时选通多路遥测造成的线间串扰问题。卫星多通道遥测选通电路抗串扰设计方案同时优化了模拟量遥测运放输出接口电路,可以通过匹配电阻减小模拟量遥测传输线间串扰电压。

发表于:2015/12/1 下午4:54:00

基于STM32的变压器经济运行及柔性投切装置设计

基于STM32的变压器经济运行及柔性投切装置设计[嵌入式技术][智能电网]

我国配电站分布广,变压器运行造成的损耗大。系统以单相双绕组变压器为实验对象,简要介绍基于临界区间划分法的变压器经济运行理论,提出柔性投切技术;装置硬件重点包括负载功率、接触器分合闸时间及电压电流过零点等测量模块;列明控制主流程和柔性切换关键思路,提出双线性插值法预测接触器分合闸时间思想。实验表明,负载功率、电压电流过零点检测准确,接触器分合闸时间与供电电压和环境温度关联密切,随供电电压增大而减小,随环境温度升高时间先减少再增加;柔性投切技术能大幅度降低投切变压器带来的不利特性。以浙江省500 kV春晓变电站为例,分析得变压器经济运行及柔性投切装置带来的经济效益显著。

发表于:2015/12/1 下午3:15:00

基于FPGA的图像采集与存储系统设计

基于FPGA的图像采集与存储系统设计[可编程逻辑][工业自动化]

设计了一种针对具有大数据量特点图像数据采集、存储及长线回读的测控系统。在控制信号的作用下,此测控系统将CMOS传感器采集的大容量数据存储到Flash芯片中。存储完成后,通过LVDS总线,将Flash芯片中存储的数据回传到上位机进行存盘并显示。实验证明,此系统稳定性高,在工业控制领域具有借鉴意义。

发表于:2015/11/30 下午8:45:00

基于FPGA CFGLUT5的可变FIR滤波器的实现

基于FPGA CFGLUT5的可变FIR滤波器的实现[可编程逻辑][通信网络]

为实现系数可变FIR滤波器,以31阶FIR滤波器为例,在分布式算术结构的可变FIR滤波器基础上,利用FPGA可重构单元CFGLUT5的动态配置功能实现可重用结构共享,减少资源消耗,提高可变滤波器的硬件效率,在Xilinx Spartan6的器件上实现并验证了该可变FIR滤波器结构。结果表明,在满足工作模式切换性能的同时可以减少约25倍的占用资源(LUT),并明显提高了系统的速度。

发表于:2015/11/30 下午8:19:00

低相位噪声宽带LC压控振荡器设计

低相位噪声宽带LC压控振荡器设计[模拟设计][通信网络]

基于0.13 μm CMOS工艺,设计了一款低相位噪声宽带LC压控振荡器。采用开关电容阵列使VCO在达到宽调谐范围的同时保持了低相位噪声。采用可变容阵列提高了VCO频率调谐曲线的线性度。仿真结果表明,在1.2 V电源电压下,电路功耗为3.6 mW。频率调谐范围4.58 GHz-5.35 GHz,中心频率5 GHz,在偏离中心频率1 MHz处相位噪声为-125dBc/Hz。

发表于:2015/11/30 下午8:05:00

一种超低静态功耗LDO的设计

一种超低静态功耗LDO的设计[电源技术][工业自动化]

介绍了一种采用0.35 μm CMOS工艺制作的LDO电路。电路采用工作在亚阈值区的跨导放大器使得电路工作在超低静态电流下,因此实现了超低静态功耗和高效率性能。整个电路所占面积约为0.8 mm2,在典型工作状态下电路总的静态电流约为500 nA,最大负载电流为150 mA。电路输入电压为3.3 V~5 V,输出电压为3 V。

发表于:2015/11/30 下午7:30:00

 基于RapidIO控制符产生单元设计与实现

基于RapidIO控制符产生单元设计与实现[嵌入式技术][通信网络]

针对RapidIO_2.2协议进行开发,设计并实现了该协议的控制符产生单元。本设计将控制符根据不同的功能字段拆分,采用流水线设计的方法将各个字段内部分别流水产生,最终并行实现。仿真结果表明,本设计在RapidIO_2.2规范下,可以实现正确快速产生控制符的功能,并且能够连续产生不同的控制符。

发表于:2015/11/30 下午7:15:00

基于逐级变异布谷鸟搜索和Powell的医学图像配准

基于逐级变异布谷鸟搜索和Powell的医学图像配准[嵌入式技术][医疗电子]

针对基本布谷鸟搜索算法容易陷入局部极值的不足,提出一种逐级变异方法,采用逐级变异方法改进基本布谷鸟搜索算法,进而提出一种逐级变异布谷鸟搜索算法。针对医学图像配准问题,采用互信息作为相似性测度,结合逐级变异布谷鸟搜索算法和Powell法提出融合优化方法,将该融合优化方法应用于医学图像配准中,提出一种基于逐级变异布谷鸟搜索和Powell的医学图像配准方法。通过仿真实验证明该方法实现的医学图像配准精度和准确度更高,性能更好。

发表于:2015/11/30 下午3:33:00

基于FPGA的高速图像数据采集系统设计

基于FPGA的高速图像数据采集系统设计[可编程逻辑][工业自动化]

介绍了新型高速数字相机PT-41-04M60的基本功能和配置方法,4M60相机使用Camera Link接口传输数据。根据Camera Link接口标准与协议,以FPGA为主控单元,设计了Camera Link协议的硬件电路实现图像采集。FPGA开发板采用Xilinx公司Virtex-6系列的XC6VLX240T,充分满足设计需求。实验结果证明系统能够成功地实现图像采集并显示。

发表于:2015/11/30 下午3:21:00

基于PCIe的DMA传输在UM-BUS测试系统中的设计与应用

基于PCIe的DMA传输在UM-BUS测试系统中的设计与应用[可编程逻辑][汽车电子]

动态可重构高速串行总线(UM-BUS)是一种利用多通道并发冗余的方式来实现总线动态容错的高速串行总线。它的测试系统可以实现对总线的通信过程进行监测、存储与分析。由于测试系统需要在数据采集终端与PC之间建立高带宽的通信通道,设计了UM-BUS总线测试系统的PCIe2.0 x1通道的应用方案,设计并实现了基于FPGA的PCIe总线DMA数据传输方案。实验测试结果表明,实际传输速度可以稳定达到200 MB/s以上,完全满足总线测试系统中对数据传输速率的要求。

发表于:2015/11/30 下午3:13:00

  • <
  • …
  • 687
  • 688
  • 689
  • 690
  • 691
  • 692
  • 693
  • 694
  • 695
  • 696
  • …
  • >

活动

MORE
  • “汽车电子·2026年度金芯奖”网络投票通道正式开启!
  • “2026中国强芯评选”正式开始征集!
  • 《集成电路应用》杂志征稿启事
  • 【热门活动】2025年基础电子测试测量方案培训
  • 【技术沙龙】可信数据空间构建“安全合规的数据高速公路”

高层说

MORE
  • Develop平台打造电子研发全生命周期生态
    Develop平台打造电子研发全生命周期生态
  • 2026年,AI将给设计工程软件带来哪些变革?
    2026年,AI将给设计工程软件带来哪些变革?
  • 锚定“十五五”新蓝图筑牢时空信息“中国芯”
    锚定“十五五”新蓝图筑牢时空信息“中国芯”
  • 边缘人工智能机遇将于2026年成为现实
    边缘人工智能机遇将于2026年成为现实
  • 【回顾与展望】英飞凌:半导体与AI双向赋能
    【回顾与展望】英飞凌:半导体与AI双向赋能
  • 网站相关
  • 关于我们
  • 联系我们
  • 投稿须知
  • 广告及服务
  • 内容许可
  • 广告服务
  • 杂志订阅
  • 会员与积分
  • 积分商城
  • 会员等级
  • 会员积分
  • VIP会员
  • 关注我们

Copyright © 2005-2024 华北计算机系统工程研究所版权所有 京ICP备10017138号-2